net/mlx5: add device configuration structure
[dpdk.git] / drivers / net / mlx5 / mlx5_rxq.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright 2015 6WIND S.A.
5  *   Copyright 2015 Mellanox.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of 6WIND S.A. nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #include <stddef.h>
35 #include <assert.h>
36 #include <errno.h>
37 #include <string.h>
38 #include <stdint.h>
39 #include <fcntl.h>
40 #include <sys/queue.h>
41
42 /* Verbs header. */
43 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
44 #ifdef PEDANTIC
45 #pragma GCC diagnostic ignored "-Wpedantic"
46 #endif
47 #include <infiniband/verbs.h>
48 #include <infiniband/mlx5dv.h>
49 #ifdef PEDANTIC
50 #pragma GCC diagnostic error "-Wpedantic"
51 #endif
52
53 #include <rte_mbuf.h>
54 #include <rte_malloc.h>
55 #include <rte_ethdev.h>
56 #include <rte_common.h>
57 #include <rte_interrupts.h>
58 #include <rte_debug.h>
59 #include <rte_io.h>
60
61 #include "mlx5.h"
62 #include "mlx5_rxtx.h"
63 #include "mlx5_utils.h"
64 #include "mlx5_autoconf.h"
65 #include "mlx5_defs.h"
66
67 /* Default RSS hash key also used for ConnectX-3. */
68 uint8_t rss_hash_default_key[] = {
69         0x2c, 0xc6, 0x81, 0xd1,
70         0x5b, 0xdb, 0xf4, 0xf7,
71         0xfc, 0xa2, 0x83, 0x19,
72         0xdb, 0x1a, 0x3e, 0x94,
73         0x6b, 0x9e, 0x38, 0xd9,
74         0x2c, 0x9c, 0x03, 0xd1,
75         0xad, 0x99, 0x44, 0xa7,
76         0xd9, 0x56, 0x3d, 0x59,
77         0x06, 0x3c, 0x25, 0xf3,
78         0xfc, 0x1f, 0xdc, 0x2a,
79 };
80
81 /* Length of the default RSS hash key. */
82 const size_t rss_hash_default_key_len = sizeof(rss_hash_default_key);
83
84 /**
85  * Allocate RX queue elements.
86  *
87  * @param rxq_ctrl
88  *   Pointer to RX queue structure.
89  *
90  * @return
91  *   0 on success, errno value on failure.
92  */
93 int
94 rxq_alloc_elts(struct mlx5_rxq_ctrl *rxq_ctrl)
95 {
96         const unsigned int sges_n = 1 << rxq_ctrl->rxq.sges_n;
97         unsigned int elts_n = 1 << rxq_ctrl->rxq.elts_n;
98         unsigned int i;
99         int ret = 0;
100
101         /* Iterate on segments. */
102         for (i = 0; (i != elts_n); ++i) {
103                 struct rte_mbuf *buf;
104
105                 buf = rte_pktmbuf_alloc(rxq_ctrl->rxq.mp);
106                 if (buf == NULL) {
107                         ERROR("%p: empty mbuf pool", (void *)rxq_ctrl);
108                         ret = ENOMEM;
109                         goto error;
110                 }
111                 /* Headroom is reserved by rte_pktmbuf_alloc(). */
112                 assert(DATA_OFF(buf) == RTE_PKTMBUF_HEADROOM);
113                 /* Buffer is supposed to be empty. */
114                 assert(rte_pktmbuf_data_len(buf) == 0);
115                 assert(rte_pktmbuf_pkt_len(buf) == 0);
116                 assert(!buf->next);
117                 /* Only the first segment keeps headroom. */
118                 if (i % sges_n)
119                         SET_DATA_OFF(buf, 0);
120                 PORT(buf) = rxq_ctrl->rxq.port_id;
121                 DATA_LEN(buf) = rte_pktmbuf_tailroom(buf);
122                 PKT_LEN(buf) = DATA_LEN(buf);
123                 NB_SEGS(buf) = 1;
124                 (*rxq_ctrl->rxq.elts)[i] = buf;
125         }
126         /* If Rx vector is activated. */
127         if (rxq_check_vec_support(&rxq_ctrl->rxq) > 0) {
128                 struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
129                 struct rte_mbuf *mbuf_init = &rxq->fake_mbuf;
130                 int j;
131
132                 /* Initialize default rearm_data for vPMD. */
133                 mbuf_init->data_off = RTE_PKTMBUF_HEADROOM;
134                 rte_mbuf_refcnt_set(mbuf_init, 1);
135                 mbuf_init->nb_segs = 1;
136                 mbuf_init->port = rxq->port_id;
137                 /*
138                  * prevent compiler reordering:
139                  * rearm_data covers previous fields.
140                  */
141                 rte_compiler_barrier();
142                 rxq->mbuf_initializer =
143                         *(uint64_t *)&mbuf_init->rearm_data;
144                 /* Padding with a fake mbuf for vectorized Rx. */
145                 for (j = 0; j < MLX5_VPMD_DESCS_PER_LOOP; ++j)
146                         (*rxq->elts)[elts_n + j] = &rxq->fake_mbuf;
147         }
148         DEBUG("%p: allocated and configured %u segments (max %u packets)",
149               (void *)rxq_ctrl, elts_n, elts_n / (1 << rxq_ctrl->rxq.sges_n));
150         assert(ret == 0);
151         return 0;
152 error:
153         elts_n = i;
154         for (i = 0; (i != elts_n); ++i) {
155                 if ((*rxq_ctrl->rxq.elts)[i] != NULL)
156                         rte_pktmbuf_free_seg((*rxq_ctrl->rxq.elts)[i]);
157                 (*rxq_ctrl->rxq.elts)[i] = NULL;
158         }
159         DEBUG("%p: failed, freed everything", (void *)rxq_ctrl);
160         assert(ret > 0);
161         return ret;
162 }
163
164 /**
165  * Free RX queue elements.
166  *
167  * @param rxq_ctrl
168  *   Pointer to RX queue structure.
169  */
170 static void
171 rxq_free_elts(struct mlx5_rxq_ctrl *rxq_ctrl)
172 {
173         struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
174         const uint16_t q_n = (1 << rxq->elts_n);
175         const uint16_t q_mask = q_n - 1;
176         uint16_t used = q_n - (rxq->rq_ci - rxq->rq_pi);
177         uint16_t i;
178
179         DEBUG("%p: freeing WRs", (void *)rxq_ctrl);
180         if (rxq->elts == NULL)
181                 return;
182         /**
183          * Some mbuf in the Ring belongs to the application.  They cannot be
184          * freed.
185          */
186         if (rxq_check_vec_support(rxq) > 0) {
187                 for (i = 0; i < used; ++i)
188                         (*rxq->elts)[(rxq->rq_ci + i) & q_mask] = NULL;
189                 rxq->rq_pi = rxq->rq_ci;
190         }
191         for (i = 0; (i != (1u << rxq->elts_n)); ++i) {
192                 if ((*rxq->elts)[i] != NULL)
193                         rte_pktmbuf_free_seg((*rxq->elts)[i]);
194                 (*rxq->elts)[i] = NULL;
195         }
196 }
197
198 /**
199  * Clean up a RX queue.
200  *
201  * Destroy objects, free allocated memory and reset the structure for reuse.
202  *
203  * @param rxq_ctrl
204  *   Pointer to RX queue structure.
205  */
206 void
207 mlx5_rxq_cleanup(struct mlx5_rxq_ctrl *rxq_ctrl)
208 {
209         DEBUG("cleaning up %p", (void *)rxq_ctrl);
210         if (rxq_ctrl->ibv)
211                 mlx5_priv_rxq_ibv_release(rxq_ctrl->priv, rxq_ctrl->ibv);
212         memset(rxq_ctrl, 0, sizeof(*rxq_ctrl));
213 }
214
215 /**
216  *
217  * @param dev
218  *   Pointer to Ethernet device structure.
219  * @param idx
220  *   RX queue index.
221  * @param desc
222  *   Number of descriptors to configure in queue.
223  * @param socket
224  *   NUMA socket on which memory must be allocated.
225  * @param[in] conf
226  *   Thresholds parameters.
227  * @param mp
228  *   Memory pool for buffer allocations.
229  *
230  * @return
231  *   0 on success, negative errno value on failure.
232  */
233 int
234 mlx5_rx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
235                     unsigned int socket, const struct rte_eth_rxconf *conf,
236                     struct rte_mempool *mp)
237 {
238         struct priv *priv = dev->data->dev_private;
239         struct mlx5_rxq_data *rxq = (*priv->rxqs)[idx];
240         struct mlx5_rxq_ctrl *rxq_ctrl =
241                 container_of(rxq, struct mlx5_rxq_ctrl, rxq);
242         int ret = 0;
243
244         (void)conf;
245         priv_lock(priv);
246         if (!rte_is_power_of_2(desc)) {
247                 desc = 1 << log2above(desc);
248                 WARN("%p: increased number of descriptors in RX queue %u"
249                      " to the next power of two (%d)",
250                      (void *)dev, idx, desc);
251         }
252         DEBUG("%p: configuring queue %u for %u descriptors",
253               (void *)dev, idx, desc);
254         if (idx >= priv->rxqs_n) {
255                 ERROR("%p: queue index out of range (%u >= %u)",
256                       (void *)dev, idx, priv->rxqs_n);
257                 priv_unlock(priv);
258                 return -EOVERFLOW;
259         }
260         if (!mlx5_priv_rxq_releasable(priv, idx)) {
261                 ret = EBUSY;
262                 ERROR("%p: unable to release queue index %u",
263                       (void *)dev, idx);
264                 goto out;
265         }
266         mlx5_priv_rxq_release(priv, idx);
267         rxq_ctrl = mlx5_priv_rxq_new(priv, idx, desc, socket, mp);
268         if (!rxq_ctrl) {
269                 ERROR("%p: unable to allocate queue index %u",
270                       (void *)dev, idx);
271                 ret = ENOMEM;
272                 goto out;
273         }
274         DEBUG("%p: adding RX queue %p to list",
275               (void *)dev, (void *)rxq_ctrl);
276         (*priv->rxqs)[idx] = &rxq_ctrl->rxq;
277 out:
278         priv_unlock(priv);
279         return -ret;
280 }
281
282 /**
283  * DPDK callback to release a RX queue.
284  *
285  * @param dpdk_rxq
286  *   Generic RX queue pointer.
287  */
288 void
289 mlx5_rx_queue_release(void *dpdk_rxq)
290 {
291         struct mlx5_rxq_data *rxq = (struct mlx5_rxq_data *)dpdk_rxq;
292         struct mlx5_rxq_ctrl *rxq_ctrl;
293         struct priv *priv;
294
295         if (rxq == NULL)
296                 return;
297         rxq_ctrl = container_of(rxq, struct mlx5_rxq_ctrl, rxq);
298         priv = rxq_ctrl->priv;
299         priv_lock(priv);
300         if (!mlx5_priv_rxq_releasable(priv, rxq_ctrl->rxq.stats.idx))
301                 rte_panic("Rx queue %p is still used by a flow and cannot be"
302                           " removed\n", (void *)rxq_ctrl);
303         mlx5_priv_rxq_release(priv, rxq_ctrl->rxq.stats.idx);
304         priv_unlock(priv);
305 }
306
307 /**
308  * Allocate queue vector and fill epoll fd list for Rx interrupts.
309  *
310  * @param priv
311  *   Pointer to private structure.
312  *
313  * @return
314  *   0 on success, negative on failure.
315  */
316 int
317 priv_rx_intr_vec_enable(struct priv *priv)
318 {
319         unsigned int i;
320         unsigned int rxqs_n = priv->rxqs_n;
321         unsigned int n = RTE_MIN(rxqs_n, (uint32_t)RTE_MAX_RXTX_INTR_VEC_ID);
322         unsigned int count = 0;
323         struct rte_intr_handle *intr_handle = priv->dev->intr_handle;
324
325         if (!priv->dev->data->dev_conf.intr_conf.rxq)
326                 return 0;
327         priv_rx_intr_vec_disable(priv);
328         intr_handle->intr_vec = malloc(n * sizeof(intr_handle->intr_vec[0]));
329         if (intr_handle->intr_vec == NULL) {
330                 ERROR("failed to allocate memory for interrupt vector,"
331                       " Rx interrupts will not be supported");
332                 return -ENOMEM;
333         }
334         intr_handle->type = RTE_INTR_HANDLE_EXT;
335         for (i = 0; i != n; ++i) {
336                 /* This rxq ibv must not be released in this function. */
337                 struct mlx5_rxq_ibv *rxq_ibv = mlx5_priv_rxq_ibv_get(priv, i);
338                 int fd;
339                 int flags;
340                 int rc;
341
342                 /* Skip queues that cannot request interrupts. */
343                 if (!rxq_ibv || !rxq_ibv->channel) {
344                         /* Use invalid intr_vec[] index to disable entry. */
345                         intr_handle->intr_vec[i] =
346                                 RTE_INTR_VEC_RXTX_OFFSET +
347                                 RTE_MAX_RXTX_INTR_VEC_ID;
348                         continue;
349                 }
350                 if (count >= RTE_MAX_RXTX_INTR_VEC_ID) {
351                         ERROR("too many Rx queues for interrupt vector size"
352                               " (%d), Rx interrupts cannot be enabled",
353                               RTE_MAX_RXTX_INTR_VEC_ID);
354                         priv_rx_intr_vec_disable(priv);
355                         return -1;
356                 }
357                 fd = rxq_ibv->channel->fd;
358                 flags = fcntl(fd, F_GETFL);
359                 rc = fcntl(fd, F_SETFL, flags | O_NONBLOCK);
360                 if (rc < 0) {
361                         ERROR("failed to make Rx interrupt file descriptor"
362                               " %d non-blocking for queue index %d", fd, i);
363                         priv_rx_intr_vec_disable(priv);
364                         return -1;
365                 }
366                 intr_handle->intr_vec[i] = RTE_INTR_VEC_RXTX_OFFSET + count;
367                 intr_handle->efds[count] = fd;
368                 count++;
369         }
370         if (!count)
371                 priv_rx_intr_vec_disable(priv);
372         else
373                 intr_handle->nb_efd = count;
374         return 0;
375 }
376
377 /**
378  * Clean up Rx interrupts handler.
379  *
380  * @param priv
381  *   Pointer to private structure.
382  */
383 void
384 priv_rx_intr_vec_disable(struct priv *priv)
385 {
386         struct rte_intr_handle *intr_handle = priv->dev->intr_handle;
387         unsigned int i;
388         unsigned int rxqs_n = priv->rxqs_n;
389         unsigned int n = RTE_MIN(rxqs_n, (uint32_t)RTE_MAX_RXTX_INTR_VEC_ID);
390
391         if (!priv->dev->data->dev_conf.intr_conf.rxq)
392                 return;
393         if (!intr_handle->intr_vec)
394                 goto free;
395         for (i = 0; i != n; ++i) {
396                 struct mlx5_rxq_ctrl *rxq_ctrl;
397                 struct mlx5_rxq_data *rxq_data;
398
399                 if (intr_handle->intr_vec[i] == RTE_INTR_VEC_RXTX_OFFSET +
400                     RTE_MAX_RXTX_INTR_VEC_ID)
401                         continue;
402                 /**
403                  * Need to access directly the queue to release the reference
404                  * kept in priv_rx_intr_vec_enable().
405                  */
406                 rxq_data = (*priv->rxqs)[i];
407                 rxq_ctrl = container_of(rxq_data, struct mlx5_rxq_ctrl, rxq);
408                 mlx5_priv_rxq_ibv_release(priv, rxq_ctrl->ibv);
409         }
410 free:
411         rte_intr_free_epoll_fd(intr_handle);
412         if (intr_handle->intr_vec)
413                 free(intr_handle->intr_vec);
414         intr_handle->nb_efd = 0;
415         intr_handle->intr_vec = NULL;
416 }
417
418 /**
419  *  MLX5 CQ notification .
420  *
421  *  @param rxq
422  *     Pointer to receive queue structure.
423  *  @param sq_n_rxq
424  *     Sequence number per receive queue .
425  */
426 static inline void
427 mlx5_arm_cq(struct mlx5_rxq_data *rxq, int sq_n_rxq)
428 {
429         int sq_n = 0;
430         uint32_t doorbell_hi;
431         uint64_t doorbell;
432         void *cq_db_reg = (char *)rxq->cq_uar + MLX5_CQ_DOORBELL;
433
434         sq_n = sq_n_rxq & MLX5_CQ_SQN_MASK;
435         doorbell_hi = sq_n << MLX5_CQ_SQN_OFFSET | (rxq->cq_ci & MLX5_CI_MASK);
436         doorbell = (uint64_t)doorbell_hi << 32;
437         doorbell |=  rxq->cqn;
438         rxq->cq_db[MLX5_CQ_ARM_DB] = rte_cpu_to_be_32(doorbell_hi);
439         rte_wmb();
440         rte_write64(rte_cpu_to_be_64(doorbell), cq_db_reg);
441 }
442
443 /**
444  * DPDK callback for Rx queue interrupt enable.
445  *
446  * @param dev
447  *   Pointer to Ethernet device structure.
448  * @param rx_queue_id
449  *   Rx queue number.
450  *
451  * @return
452  *   0 on success, negative on failure.
453  */
454 int
455 mlx5_rx_intr_enable(struct rte_eth_dev *dev, uint16_t rx_queue_id)
456 {
457         struct priv *priv = dev->data->dev_private;
458         struct mlx5_rxq_data *rxq_data;
459         struct mlx5_rxq_ctrl *rxq_ctrl;
460         int ret = 0;
461
462         priv_lock(priv);
463         rxq_data = (*priv->rxqs)[rx_queue_id];
464         if (!rxq_data) {
465                 ret = EINVAL;
466                 goto exit;
467         }
468         rxq_ctrl = container_of(rxq_data, struct mlx5_rxq_ctrl, rxq);
469         if (rxq_ctrl->irq) {
470                 struct mlx5_rxq_ibv *rxq_ibv;
471
472                 rxq_ibv = mlx5_priv_rxq_ibv_get(priv, rx_queue_id);
473                 if (!rxq_ibv) {
474                         ret = EINVAL;
475                         goto exit;
476                 }
477                 mlx5_arm_cq(rxq_data, rxq_data->cq_arm_sn);
478                 mlx5_priv_rxq_ibv_release(priv, rxq_ibv);
479         }
480 exit:
481         priv_unlock(priv);
482         if (ret)
483                 WARN("unable to arm interrupt on rx queue %d", rx_queue_id);
484         return -ret;
485 }
486
487 /**
488  * DPDK callback for Rx queue interrupt disable.
489  *
490  * @param dev
491  *   Pointer to Ethernet device structure.
492  * @param rx_queue_id
493  *   Rx queue number.
494  *
495  * @return
496  *   0 on success, negative on failure.
497  */
498 int
499 mlx5_rx_intr_disable(struct rte_eth_dev *dev, uint16_t rx_queue_id)
500 {
501         struct priv *priv = dev->data->dev_private;
502         struct mlx5_rxq_data *rxq_data;
503         struct mlx5_rxq_ctrl *rxq_ctrl;
504         struct mlx5_rxq_ibv *rxq_ibv = NULL;
505         struct ibv_cq *ev_cq;
506         void *ev_ctx;
507         int ret = 0;
508
509         priv_lock(priv);
510         rxq_data = (*priv->rxqs)[rx_queue_id];
511         if (!rxq_data) {
512                 ret = EINVAL;
513                 goto exit;
514         }
515         rxq_ctrl = container_of(rxq_data, struct mlx5_rxq_ctrl, rxq);
516         if (!rxq_ctrl->irq)
517                 goto exit;
518         rxq_ibv = mlx5_priv_rxq_ibv_get(priv, rx_queue_id);
519         if (!rxq_ibv) {
520                 ret = EINVAL;
521                 goto exit;
522         }
523         ret = ibv_get_cq_event(rxq_ibv->channel, &ev_cq, &ev_ctx);
524         if (ret || ev_cq != rxq_ibv->cq) {
525                 ret = EINVAL;
526                 goto exit;
527         }
528         rxq_data->cq_arm_sn++;
529         ibv_ack_cq_events(rxq_ibv->cq, 1);
530 exit:
531         if (rxq_ibv)
532                 mlx5_priv_rxq_ibv_release(priv, rxq_ibv);
533         priv_unlock(priv);
534         if (ret)
535                 WARN("unable to disable interrupt on rx queue %d",
536                      rx_queue_id);
537         return -ret;
538 }
539
540 /**
541  * Create the Rx queue Verbs object.
542  *
543  * @param priv
544  *   Pointer to private structure.
545  * @param idx
546  *   Queue index in DPDK Rx queue array
547  *
548  * @return
549  *   The Verbs object initialised if it can be created.
550  */
551 struct mlx5_rxq_ibv*
552 mlx5_priv_rxq_ibv_new(struct priv *priv, uint16_t idx)
553 {
554         struct mlx5_rxq_data *rxq_data = (*priv->rxqs)[idx];
555         struct mlx5_rxq_ctrl *rxq_ctrl =
556                 container_of(rxq_data, struct mlx5_rxq_ctrl, rxq);
557         struct ibv_wq_attr mod;
558         union {
559                 struct {
560                         struct ibv_cq_init_attr_ex ibv;
561                         struct mlx5dv_cq_init_attr mlx5;
562                 } cq;
563                 struct ibv_wq_init_attr wq;
564                 struct ibv_cq_ex cq_attr;
565         } attr;
566         unsigned int cqe_n = (1 << rxq_data->elts_n) - 1;
567         struct mlx5_rxq_ibv *tmpl;
568         struct mlx5dv_cq cq_info;
569         struct mlx5dv_rwq rwq;
570         unsigned int i;
571         int ret = 0;
572         struct mlx5dv_obj obj;
573         struct mlx5_dev_config *config = &priv->config;
574
575         assert(rxq_data);
576         assert(!rxq_ctrl->ibv);
577         tmpl = rte_calloc_socket(__func__, 1, sizeof(*tmpl), 0,
578                                  rxq_ctrl->socket);
579         if (!tmpl) {
580                 ERROR("%p: cannot allocate verbs resources",
581                        (void *)rxq_ctrl);
582                 goto error;
583         }
584         tmpl->rxq_ctrl = rxq_ctrl;
585         /* Use the entire RX mempool as the memory region. */
586         tmpl->mr = priv_mr_get(priv, rxq_data->mp);
587         if (!tmpl->mr) {
588                 tmpl->mr = priv_mr_new(priv, rxq_data->mp);
589                 if (!tmpl->mr) {
590                         ERROR("%p: MR creation failure", (void *)rxq_ctrl);
591                         goto error;
592                 }
593         }
594         if (rxq_ctrl->irq) {
595                 tmpl->channel = ibv_create_comp_channel(priv->ctx);
596                 if (!tmpl->channel) {
597                         ERROR("%p: Comp Channel creation failure",
598                               (void *)rxq_ctrl);
599                         goto error;
600                 }
601         }
602         attr.cq.ibv = (struct ibv_cq_init_attr_ex){
603                 .cqe = cqe_n,
604                 .channel = tmpl->channel,
605                 .comp_mask = 0,
606         };
607         attr.cq.mlx5 = (struct mlx5dv_cq_init_attr){
608                 .comp_mask = 0,
609         };
610         if (config->cqe_comp && !rxq_data->hw_timestamp) {
611                 attr.cq.mlx5.comp_mask |=
612                         MLX5DV_CQ_INIT_ATTR_MASK_COMPRESSED_CQE;
613                 attr.cq.mlx5.cqe_comp_res_format = MLX5DV_CQE_RES_FORMAT_HASH;
614                 /*
615                  * For vectorized Rx, it must not be doubled in order to
616                  * make cq_ci and rq_ci aligned.
617                  */
618                 if (rxq_check_vec_support(rxq_data) < 0)
619                         attr.cq.ibv.cqe *= 2;
620         } else if (config->cqe_comp && rxq_data->hw_timestamp) {
621                 DEBUG("Rx CQE compression is disabled for HW timestamp");
622         }
623         tmpl->cq = ibv_cq_ex_to_cq(mlx5dv_create_cq(priv->ctx, &attr.cq.ibv,
624                                                     &attr.cq.mlx5));
625         if (tmpl->cq == NULL) {
626                 ERROR("%p: CQ creation failure", (void *)rxq_ctrl);
627                 goto error;
628         }
629         DEBUG("priv->device_attr.max_qp_wr is %d",
630               priv->device_attr.orig_attr.max_qp_wr);
631         DEBUG("priv->device_attr.max_sge is %d",
632               priv->device_attr.orig_attr.max_sge);
633         attr.wq = (struct ibv_wq_init_attr){
634                 .wq_context = NULL, /* Could be useful in the future. */
635                 .wq_type = IBV_WQT_RQ,
636                 /* Max number of outstanding WRs. */
637                 .max_wr = (1 << rxq_data->elts_n) >> rxq_data->sges_n,
638                 /* Max number of scatter/gather elements in a WR. */
639                 .max_sge = 1 << rxq_data->sges_n,
640                 .pd = priv->pd,
641                 .cq = tmpl->cq,
642                 .comp_mask =
643                         IBV_WQ_FLAGS_CVLAN_STRIPPING |
644                         0,
645                 .create_flags = (rxq_data->vlan_strip ?
646                                  IBV_WQ_FLAGS_CVLAN_STRIPPING :
647                                  0),
648         };
649         /* By default, FCS (CRC) is stripped by hardware. */
650         if (rxq_data->crc_present) {
651                 attr.wq.create_flags |= IBV_WQ_FLAGS_SCATTER_FCS;
652                 attr.wq.comp_mask |= IBV_WQ_INIT_ATTR_FLAGS;
653         }
654 #ifdef HAVE_IBV_WQ_FLAG_RX_END_PADDING
655         if (config->hw_padding) {
656                 attr.wq.create_flags |= IBV_WQ_FLAG_RX_END_PADDING;
657                 attr.wq.comp_mask |= IBV_WQ_INIT_ATTR_FLAGS;
658         }
659 #endif
660         tmpl->wq = ibv_create_wq(priv->ctx, &attr.wq);
661         if (tmpl->wq == NULL) {
662                 ERROR("%p: WQ creation failure", (void *)rxq_ctrl);
663                 goto error;
664         }
665         /*
666          * Make sure number of WRs*SGEs match expectations since a queue
667          * cannot allocate more than "desc" buffers.
668          */
669         if (((int)attr.wq.max_wr !=
670              ((1 << rxq_data->elts_n) >> rxq_data->sges_n)) ||
671             ((int)attr.wq.max_sge != (1 << rxq_data->sges_n))) {
672                 ERROR("%p: requested %u*%u but got %u*%u WRs*SGEs",
673                       (void *)rxq_ctrl,
674                       ((1 << rxq_data->elts_n) >> rxq_data->sges_n),
675                       (1 << rxq_data->sges_n),
676                       attr.wq.max_wr, attr.wq.max_sge);
677                 goto error;
678         }
679         /* Change queue state to ready. */
680         mod = (struct ibv_wq_attr){
681                 .attr_mask = IBV_WQ_ATTR_STATE,
682                 .wq_state = IBV_WQS_RDY,
683         };
684         ret = ibv_modify_wq(tmpl->wq, &mod);
685         if (ret) {
686                 ERROR("%p: WQ state to IBV_WQS_RDY failed",
687                       (void *)rxq_ctrl);
688                 goto error;
689         }
690         obj.cq.in = tmpl->cq;
691         obj.cq.out = &cq_info;
692         obj.rwq.in = tmpl->wq;
693         obj.rwq.out = &rwq;
694         ret = mlx5dv_init_obj(&obj, MLX5DV_OBJ_CQ | MLX5DV_OBJ_RWQ);
695         if (ret != 0)
696                 goto error;
697         if (cq_info.cqe_size != RTE_CACHE_LINE_SIZE) {
698                 ERROR("Wrong MLX5_CQE_SIZE environment variable value: "
699                       "it should be set to %u", RTE_CACHE_LINE_SIZE);
700                 goto error;
701         }
702         /* Fill the rings. */
703         rxq_data->wqes = (volatile struct mlx5_wqe_data_seg (*)[])
704                 (uintptr_t)rwq.buf;
705         for (i = 0; (i != (unsigned int)(1 << rxq_data->elts_n)); ++i) {
706                 struct rte_mbuf *buf = (*rxq_data->elts)[i];
707                 volatile struct mlx5_wqe_data_seg *scat = &(*rxq_data->wqes)[i];
708
709                 /* scat->addr must be able to store a pointer. */
710                 assert(sizeof(scat->addr) >= sizeof(uintptr_t));
711                 *scat = (struct mlx5_wqe_data_seg){
712                         .addr = rte_cpu_to_be_64(rte_pktmbuf_mtod(buf,
713                                                                   uintptr_t)),
714                         .byte_count = rte_cpu_to_be_32(DATA_LEN(buf)),
715                         .lkey = tmpl->mr->lkey,
716                 };
717         }
718         rxq_data->rq_db = rwq.dbrec;
719         rxq_data->cqe_n = log2above(cq_info.cqe_cnt);
720         rxq_data->cq_ci = 0;
721         rxq_data->rq_ci = 0;
722         rxq_data->rq_pi = 0;
723         rxq_data->zip = (struct rxq_zip){
724                 .ai = 0,
725         };
726         rxq_data->cq_db = cq_info.dbrec;
727         rxq_data->cqes = (volatile struct mlx5_cqe (*)[])(uintptr_t)cq_info.buf;
728         rxq_data->cq_uar = cq_info.cq_uar;
729         rxq_data->cqn = cq_info.cqn;
730         rxq_data->cq_arm_sn = 0;
731         /* Update doorbell counter. */
732         rxq_data->rq_ci = (1 << rxq_data->elts_n) >> rxq_data->sges_n;
733         rte_wmb();
734         *rxq_data->rq_db = rte_cpu_to_be_32(rxq_data->rq_ci);
735         DEBUG("%p: rxq updated with %p", (void *)rxq_ctrl, (void *)&tmpl);
736         rte_atomic32_inc(&tmpl->refcnt);
737         DEBUG("%p: Verbs Rx queue %p: refcnt %d", (void *)priv,
738               (void *)tmpl, rte_atomic32_read(&tmpl->refcnt));
739         LIST_INSERT_HEAD(&priv->rxqsibv, tmpl, next);
740         return tmpl;
741 error:
742         if (tmpl->wq)
743                 claim_zero(ibv_destroy_wq(tmpl->wq));
744         if (tmpl->cq)
745                 claim_zero(ibv_destroy_cq(tmpl->cq));
746         if (tmpl->channel)
747                 claim_zero(ibv_destroy_comp_channel(tmpl->channel));
748         if (tmpl->mr)
749                 priv_mr_release(priv, tmpl->mr);
750         return NULL;
751 }
752
753 /**
754  * Get an Rx queue Verbs object.
755  *
756  * @param priv
757  *   Pointer to private structure.
758  * @param idx
759  *   Queue index in DPDK Rx queue array
760  *
761  * @return
762  *   The Verbs object if it exists.
763  */
764 struct mlx5_rxq_ibv*
765 mlx5_priv_rxq_ibv_get(struct priv *priv, uint16_t idx)
766 {
767         struct mlx5_rxq_data *rxq_data = (*priv->rxqs)[idx];
768         struct mlx5_rxq_ctrl *rxq_ctrl;
769
770         if (idx >= priv->rxqs_n)
771                 return NULL;
772         if (!rxq_data)
773                 return NULL;
774         rxq_ctrl = container_of(rxq_data, struct mlx5_rxq_ctrl, rxq);
775         if (rxq_ctrl->ibv) {
776                 priv_mr_get(priv, rxq_data->mp);
777                 rte_atomic32_inc(&rxq_ctrl->ibv->refcnt);
778                 DEBUG("%p: Verbs Rx queue %p: refcnt %d", (void *)priv,
779                       (void *)rxq_ctrl->ibv,
780                       rte_atomic32_read(&rxq_ctrl->ibv->refcnt));
781         }
782         return rxq_ctrl->ibv;
783 }
784
785 /**
786  * Release an Rx verbs queue object.
787  *
788  * @param priv
789  *   Pointer to private structure.
790  * @param rxq_ibv
791  *   Verbs Rx queue object.
792  *
793  * @return
794  *   0 on success, errno value on failure.
795  */
796 int
797 mlx5_priv_rxq_ibv_release(struct priv *priv, struct mlx5_rxq_ibv *rxq_ibv)
798 {
799         int ret;
800
801         assert(rxq_ibv);
802         assert(rxq_ibv->wq);
803         assert(rxq_ibv->cq);
804         assert(rxq_ibv->mr);
805         ret = priv_mr_release(priv, rxq_ibv->mr);
806         if (!ret)
807                 rxq_ibv->mr = NULL;
808         DEBUG("%p: Verbs Rx queue %p: refcnt %d", (void *)priv,
809               (void *)rxq_ibv, rte_atomic32_read(&rxq_ibv->refcnt));
810         if (rte_atomic32_dec_and_test(&rxq_ibv->refcnt)) {
811                 rxq_free_elts(rxq_ibv->rxq_ctrl);
812                 claim_zero(ibv_destroy_wq(rxq_ibv->wq));
813                 claim_zero(ibv_destroy_cq(rxq_ibv->cq));
814                 if (rxq_ibv->channel)
815                         claim_zero(ibv_destroy_comp_channel(rxq_ibv->channel));
816                 LIST_REMOVE(rxq_ibv, next);
817                 rte_free(rxq_ibv);
818                 return 0;
819         }
820         return EBUSY;
821 }
822
823 /**
824  * Verify the Verbs Rx queue list is empty
825  *
826  * @param priv
827  *  Pointer to private structure.
828  *
829  * @return the number of object not released.
830  */
831 int
832 mlx5_priv_rxq_ibv_verify(struct priv *priv)
833 {
834         int ret = 0;
835         struct mlx5_rxq_ibv *rxq_ibv;
836
837         LIST_FOREACH(rxq_ibv, &priv->rxqsibv, next) {
838                 DEBUG("%p: Verbs Rx queue %p still referenced", (void *)priv,
839                       (void *)rxq_ibv);
840                 ++ret;
841         }
842         return ret;
843 }
844
845 /**
846  * Return true if a single reference exists on the object.
847  *
848  * @param priv
849  *   Pointer to private structure.
850  * @param rxq_ibv
851  *   Verbs Rx queue object.
852  */
853 int
854 mlx5_priv_rxq_ibv_releasable(struct priv *priv, struct mlx5_rxq_ibv *rxq_ibv)
855 {
856         (void)priv;
857         assert(rxq_ibv);
858         return (rte_atomic32_read(&rxq_ibv->refcnt) == 1);
859 }
860
861 /**
862  * Create a DPDK Rx queue.
863  *
864  * @param priv
865  *   Pointer to private structure.
866  * @param idx
867  *   TX queue index.
868  * @param desc
869  *   Number of descriptors to configure in queue.
870  * @param socket
871  *   NUMA socket on which memory must be allocated.
872  *
873  * @return
874  *   A DPDK queue object on success.
875  */
876 struct mlx5_rxq_ctrl*
877 mlx5_priv_rxq_new(struct priv *priv, uint16_t idx, uint16_t desc,
878                   unsigned int socket, struct rte_mempool *mp)
879 {
880         struct rte_eth_dev *dev = priv->dev;
881         struct mlx5_rxq_ctrl *tmpl;
882         unsigned int mb_len = rte_pktmbuf_data_room_size(mp);
883         struct mlx5_dev_config *config = &priv->config;
884         /*
885          * Always allocate extra slots, even if eventually
886          * the vector Rx will not be used.
887          */
888         const uint16_t desc_n =
889                 desc + config->rx_vec_en * MLX5_VPMD_DESCS_PER_LOOP;
890
891         tmpl = rte_calloc_socket("RXQ", 1,
892                                  sizeof(*tmpl) +
893                                  desc_n * sizeof(struct rte_mbuf *),
894                                  0, socket);
895         if (!tmpl)
896                 return NULL;
897         tmpl->socket = socket;
898         if (priv->dev->data->dev_conf.intr_conf.rxq)
899                 tmpl->irq = 1;
900         /* Enable scattered packets support for this queue if necessary. */
901         assert(mb_len >= RTE_PKTMBUF_HEADROOM);
902         if (dev->data->dev_conf.rxmode.max_rx_pkt_len <=
903             (mb_len - RTE_PKTMBUF_HEADROOM)) {
904                 tmpl->rxq.sges_n = 0;
905         } else if (dev->data->dev_conf.rxmode.enable_scatter) {
906                 unsigned int size =
907                         RTE_PKTMBUF_HEADROOM +
908                         dev->data->dev_conf.rxmode.max_rx_pkt_len;
909                 unsigned int sges_n;
910
911                 /*
912                  * Determine the number of SGEs needed for a full packet
913                  * and round it to the next power of two.
914                  */
915                 sges_n = log2above((size / mb_len) + !!(size % mb_len));
916                 tmpl->rxq.sges_n = sges_n;
917                 /* Make sure rxq.sges_n did not overflow. */
918                 size = mb_len * (1 << tmpl->rxq.sges_n);
919                 size -= RTE_PKTMBUF_HEADROOM;
920                 if (size < dev->data->dev_conf.rxmode.max_rx_pkt_len) {
921                         ERROR("%p: too many SGEs (%u) needed to handle"
922                               " requested maximum packet size %u",
923                               (void *)dev,
924                               1 << sges_n,
925                               dev->data->dev_conf.rxmode.max_rx_pkt_len);
926                         goto error;
927                 }
928         } else {
929                 WARN("%p: the requested maximum Rx packet size (%u) is"
930                      " larger than a single mbuf (%u) and scattered"
931                      " mode has not been requested",
932                      (void *)dev,
933                      dev->data->dev_conf.rxmode.max_rx_pkt_len,
934                      mb_len - RTE_PKTMBUF_HEADROOM);
935         }
936         DEBUG("%p: maximum number of segments per packet: %u",
937               (void *)dev, 1 << tmpl->rxq.sges_n);
938         if (desc % (1 << tmpl->rxq.sges_n)) {
939                 ERROR("%p: number of RX queue descriptors (%u) is not a"
940                       " multiple of SGEs per packet (%u)",
941                       (void *)dev,
942                       desc,
943                       1 << tmpl->rxq.sges_n);
944                 goto error;
945         }
946         /* Toggle RX checksum offload if hardware supports it. */
947         if (config->hw_csum)
948                 tmpl->rxq.csum = !!dev->data->dev_conf.rxmode.hw_ip_checksum;
949         if (config->hw_csum_l2tun)
950                 tmpl->rxq.csum_l2tun =
951                         !!dev->data->dev_conf.rxmode.hw_ip_checksum;
952         tmpl->rxq.hw_timestamp =
953                         !!dev->data->dev_conf.rxmode.hw_timestamp;
954         /* Configure VLAN stripping. */
955         tmpl->rxq.vlan_strip = (config->hw_vlan_strip &&
956                                !!dev->data->dev_conf.rxmode.hw_vlan_strip);
957         /* By default, FCS (CRC) is stripped by hardware. */
958         if (dev->data->dev_conf.rxmode.hw_strip_crc) {
959                 tmpl->rxq.crc_present = 0;
960         } else if (config->hw_fcs_strip) {
961                 tmpl->rxq.crc_present = 1;
962         } else {
963                 WARN("%p: CRC stripping has been disabled but will still"
964                      " be performed by hardware, make sure MLNX_OFED and"
965                      " firmware are up to date",
966                      (void *)dev);
967                 tmpl->rxq.crc_present = 0;
968         }
969         DEBUG("%p: CRC stripping is %s, %u bytes will be subtracted from"
970               " incoming frames to hide it",
971               (void *)dev,
972               tmpl->rxq.crc_present ? "disabled" : "enabled",
973               tmpl->rxq.crc_present << 2);
974         /* Save port ID. */
975         tmpl->rxq.rss_hash = priv->rxqs_n > 1;
976         tmpl->rxq.port_id = dev->data->port_id;
977         tmpl->priv = priv;
978         tmpl->rxq.mp = mp;
979         tmpl->rxq.stats.idx = idx;
980         tmpl->rxq.elts_n = log2above(desc);
981         tmpl->rxq.elts =
982                 (struct rte_mbuf *(*)[1 << tmpl->rxq.elts_n])(tmpl + 1);
983         rte_atomic32_inc(&tmpl->refcnt);
984         DEBUG("%p: Rx queue %p: refcnt %d", (void *)priv,
985               (void *)tmpl, rte_atomic32_read(&tmpl->refcnt));
986         LIST_INSERT_HEAD(&priv->rxqsctrl, tmpl, next);
987         return tmpl;
988 error:
989         rte_free(tmpl);
990         return NULL;
991 }
992
993 /**
994  * Get a Rx queue.
995  *
996  * @param priv
997  *   Pointer to private structure.
998  * @param idx
999  *   TX queue index.
1000  *
1001  * @return
1002  *   A pointer to the queue if it exists.
1003  */
1004 struct mlx5_rxq_ctrl*
1005 mlx5_priv_rxq_get(struct priv *priv, uint16_t idx)
1006 {
1007         struct mlx5_rxq_ctrl *rxq_ctrl = NULL;
1008
1009         if ((*priv->rxqs)[idx]) {
1010                 rxq_ctrl = container_of((*priv->rxqs)[idx],
1011                                         struct mlx5_rxq_ctrl,
1012                                         rxq);
1013
1014                 mlx5_priv_rxq_ibv_get(priv, idx);
1015                 rte_atomic32_inc(&rxq_ctrl->refcnt);
1016                 DEBUG("%p: Rx queue %p: refcnt %d", (void *)priv,
1017                       (void *)rxq_ctrl, rte_atomic32_read(&rxq_ctrl->refcnt));
1018         }
1019         return rxq_ctrl;
1020 }
1021
1022 /**
1023  * Release a Rx queue.
1024  *
1025  * @param priv
1026  *   Pointer to private structure.
1027  * @param idx
1028  *   TX queue index.
1029  *
1030  * @return
1031  *   0 on success, errno value on failure.
1032  */
1033 int
1034 mlx5_priv_rxq_release(struct priv *priv, uint16_t idx)
1035 {
1036         struct mlx5_rxq_ctrl *rxq_ctrl;
1037
1038         if (!(*priv->rxqs)[idx])
1039                 return 0;
1040         rxq_ctrl = container_of((*priv->rxqs)[idx], struct mlx5_rxq_ctrl, rxq);
1041         assert(rxq_ctrl->priv);
1042         if (rxq_ctrl->ibv) {
1043                 int ret;
1044
1045                 ret = mlx5_priv_rxq_ibv_release(rxq_ctrl->priv, rxq_ctrl->ibv);
1046                 if (!ret)
1047                         rxq_ctrl->ibv = NULL;
1048         }
1049         DEBUG("%p: Rx queue %p: refcnt %d", (void *)priv,
1050               (void *)rxq_ctrl, rte_atomic32_read(&rxq_ctrl->refcnt));
1051         if (rte_atomic32_dec_and_test(&rxq_ctrl->refcnt)) {
1052                 LIST_REMOVE(rxq_ctrl, next);
1053                 rte_free(rxq_ctrl);
1054                 (*priv->rxqs)[idx] = NULL;
1055                 return 0;
1056         }
1057         return EBUSY;
1058 }
1059
1060 /**
1061  * Verify if the queue can be released.
1062  *
1063  * @param priv
1064  *   Pointer to private structure.
1065  * @param idx
1066  *   TX queue index.
1067  *
1068  * @return
1069  *   1 if the queue can be released.
1070  */
1071 int
1072 mlx5_priv_rxq_releasable(struct priv *priv, uint16_t idx)
1073 {
1074         struct mlx5_rxq_ctrl *rxq_ctrl;
1075
1076         if (!(*priv->rxqs)[idx])
1077                 return -1;
1078         rxq_ctrl = container_of((*priv->rxqs)[idx], struct mlx5_rxq_ctrl, rxq);
1079         return (rte_atomic32_read(&rxq_ctrl->refcnt) == 1);
1080 }
1081
1082 /**
1083  * Verify the Rx Queue list is empty
1084  *
1085  * @param priv
1086  *  Pointer to private structure.
1087  *
1088  * @return the number of object not released.
1089  */
1090 int
1091 mlx5_priv_rxq_verify(struct priv *priv)
1092 {
1093         struct mlx5_rxq_ctrl *rxq_ctrl;
1094         int ret = 0;
1095
1096         LIST_FOREACH(rxq_ctrl, &priv->rxqsctrl, next) {
1097                 DEBUG("%p: Rx Queue %p still referenced", (void *)priv,
1098                       (void *)rxq_ctrl);
1099                 ++ret;
1100         }
1101         return ret;
1102 }
1103
1104 /**
1105  * Create an indirection table.
1106  *
1107  * @param priv
1108  *   Pointer to private structure.
1109  * @param queues
1110  *   Queues entering in the indirection table.
1111  * @param queues_n
1112  *   Number of queues in the array.
1113  *
1114  * @return
1115  *   A new indirection table.
1116  */
1117 struct mlx5_ind_table_ibv*
1118 mlx5_priv_ind_table_ibv_new(struct priv *priv, uint16_t queues[],
1119                             uint16_t queues_n)
1120 {
1121         struct mlx5_ind_table_ibv *ind_tbl;
1122         const unsigned int wq_n = rte_is_power_of_2(queues_n) ?
1123                 log2above(queues_n) :
1124                 log2above(priv->ind_table_max_size);
1125         struct ibv_wq *wq[1 << wq_n];
1126         unsigned int i;
1127         unsigned int j;
1128
1129         ind_tbl = rte_calloc(__func__, 1, sizeof(*ind_tbl) +
1130                              queues_n * sizeof(uint16_t), 0);
1131         if (!ind_tbl)
1132                 return NULL;
1133         for (i = 0; i != queues_n; ++i) {
1134                 struct mlx5_rxq_ctrl *rxq =
1135                         mlx5_priv_rxq_get(priv, queues[i]);
1136
1137                 if (!rxq)
1138                         goto error;
1139                 wq[i] = rxq->ibv->wq;
1140                 ind_tbl->queues[i] = queues[i];
1141         }
1142         ind_tbl->queues_n = queues_n;
1143         /* Finalise indirection table. */
1144         for (j = 0; i != (unsigned int)(1 << wq_n); ++i, ++j)
1145                 wq[i] = wq[j];
1146         ind_tbl->ind_table = ibv_create_rwq_ind_table(
1147                 priv->ctx,
1148                 &(struct ibv_rwq_ind_table_init_attr){
1149                         .log_ind_tbl_size = wq_n,
1150                         .ind_tbl = wq,
1151                         .comp_mask = 0,
1152                 });
1153         if (!ind_tbl->ind_table)
1154                 goto error;
1155         rte_atomic32_inc(&ind_tbl->refcnt);
1156         LIST_INSERT_HEAD(&priv->ind_tbls, ind_tbl, next);
1157         DEBUG("%p: Indirection table %p: refcnt %d", (void *)priv,
1158               (void *)ind_tbl, rte_atomic32_read(&ind_tbl->refcnt));
1159         return ind_tbl;
1160 error:
1161         rte_free(ind_tbl);
1162         DEBUG("%p cannot create indirection table", (void *)priv);
1163         return NULL;
1164 }
1165
1166 /**
1167  * Get an indirection table.
1168  *
1169  * @param priv
1170  *   Pointer to private structure.
1171  * @param queues
1172  *   Queues entering in the indirection table.
1173  * @param queues_n
1174  *   Number of queues in the array.
1175  *
1176  * @return
1177  *   An indirection table if found.
1178  */
1179 struct mlx5_ind_table_ibv*
1180 mlx5_priv_ind_table_ibv_get(struct priv *priv, uint16_t queues[],
1181                             uint16_t queues_n)
1182 {
1183         struct mlx5_ind_table_ibv *ind_tbl;
1184
1185         LIST_FOREACH(ind_tbl, &priv->ind_tbls, next) {
1186                 if ((ind_tbl->queues_n == queues_n) &&
1187                     (memcmp(ind_tbl->queues, queues,
1188                             ind_tbl->queues_n * sizeof(ind_tbl->queues[0]))
1189                      == 0))
1190                         break;
1191         }
1192         if (ind_tbl) {
1193                 unsigned int i;
1194
1195                 rte_atomic32_inc(&ind_tbl->refcnt);
1196                 DEBUG("%p: Indirection table %p: refcnt %d", (void *)priv,
1197                       (void *)ind_tbl, rte_atomic32_read(&ind_tbl->refcnt));
1198                 for (i = 0; i != ind_tbl->queues_n; ++i)
1199                         mlx5_priv_rxq_get(priv, ind_tbl->queues[i]);
1200         }
1201         return ind_tbl;
1202 }
1203
1204 /**
1205  * Release an indirection table.
1206  *
1207  * @param priv
1208  *   Pointer to private structure.
1209  * @param ind_table
1210  *   Indirection table to release.
1211  *
1212  * @return
1213  *   0 on success, errno value on failure.
1214  */
1215 int
1216 mlx5_priv_ind_table_ibv_release(struct priv *priv,
1217                                 struct mlx5_ind_table_ibv *ind_tbl)
1218 {
1219         unsigned int i;
1220
1221         DEBUG("%p: Indirection table %p: refcnt %d", (void *)priv,
1222               (void *)ind_tbl, rte_atomic32_read(&ind_tbl->refcnt));
1223         if (rte_atomic32_dec_and_test(&ind_tbl->refcnt))
1224                 claim_zero(ibv_destroy_rwq_ind_table(ind_tbl->ind_table));
1225         for (i = 0; i != ind_tbl->queues_n; ++i)
1226                 claim_nonzero(mlx5_priv_rxq_release(priv, ind_tbl->queues[i]));
1227         if (!rte_atomic32_read(&ind_tbl->refcnt)) {
1228                 LIST_REMOVE(ind_tbl, next);
1229                 rte_free(ind_tbl);
1230                 return 0;
1231         }
1232         return EBUSY;
1233 }
1234
1235 /**
1236  * Verify the Rx Queue list is empty
1237  *
1238  * @param priv
1239  *  Pointer to private structure.
1240  *
1241  * @return the number of object not released.
1242  */
1243 int
1244 mlx5_priv_ind_table_ibv_verify(struct priv *priv)
1245 {
1246         struct mlx5_ind_table_ibv *ind_tbl;
1247         int ret = 0;
1248
1249         LIST_FOREACH(ind_tbl, &priv->ind_tbls, next) {
1250                 DEBUG("%p: Verbs indirection table %p still referenced",
1251                       (void *)priv, (void *)ind_tbl);
1252                 ++ret;
1253         }
1254         return ret;
1255 }
1256
1257 /**
1258  * Create an Rx Hash queue.
1259  *
1260  * @param priv
1261  *   Pointer to private structure.
1262  * @param rss_key
1263  *   RSS key for the Rx hash queue.
1264  * @param rss_key_len
1265  *   RSS key length.
1266  * @param hash_fields
1267  *   Verbs protocol hash field to make the RSS on.
1268  * @param queues
1269  *   Queues entering in hash queue. In case of empty hash_fields only the
1270  *   first queue index will be taken for the indirection table.
1271  * @param queues_n
1272  *   Number of queues.
1273  *
1274  * @return
1275  *   An hash Rx queue on success.
1276  */
1277 struct mlx5_hrxq*
1278 mlx5_priv_hrxq_new(struct priv *priv, uint8_t *rss_key, uint8_t rss_key_len,
1279                    uint64_t hash_fields, uint16_t queues[], uint16_t queues_n)
1280 {
1281         struct mlx5_hrxq *hrxq;
1282         struct mlx5_ind_table_ibv *ind_tbl;
1283         struct ibv_qp *qp;
1284
1285         queues_n = hash_fields ? queues_n : 1;
1286         ind_tbl = mlx5_priv_ind_table_ibv_get(priv, queues, queues_n);
1287         if (!ind_tbl)
1288                 ind_tbl = mlx5_priv_ind_table_ibv_new(priv, queues, queues_n);
1289         if (!ind_tbl)
1290                 return NULL;
1291         qp = ibv_create_qp_ex(
1292                 priv->ctx,
1293                 &(struct ibv_qp_init_attr_ex){
1294                         .qp_type = IBV_QPT_RAW_PACKET,
1295                         .comp_mask =
1296                                 IBV_QP_INIT_ATTR_PD |
1297                                 IBV_QP_INIT_ATTR_IND_TABLE |
1298                                 IBV_QP_INIT_ATTR_RX_HASH,
1299                         .rx_hash_conf = (struct ibv_rx_hash_conf){
1300                                 .rx_hash_function = IBV_RX_HASH_FUNC_TOEPLITZ,
1301                                 .rx_hash_key_len = rss_key_len,
1302                                 .rx_hash_key = rss_key,
1303                                 .rx_hash_fields_mask = hash_fields,
1304                         },
1305                         .rwq_ind_tbl = ind_tbl->ind_table,
1306                         .pd = priv->pd,
1307                 });
1308         if (!qp)
1309                 goto error;
1310         hrxq = rte_calloc(__func__, 1, sizeof(*hrxq) + rss_key_len, 0);
1311         if (!hrxq)
1312                 goto error;
1313         hrxq->ind_table = ind_tbl;
1314         hrxq->qp = qp;
1315         hrxq->rss_key_len = rss_key_len;
1316         hrxq->hash_fields = hash_fields;
1317         memcpy(hrxq->rss_key, rss_key, rss_key_len);
1318         rte_atomic32_inc(&hrxq->refcnt);
1319         LIST_INSERT_HEAD(&priv->hrxqs, hrxq, next);
1320         DEBUG("%p: Hash Rx queue %p: refcnt %d", (void *)priv,
1321               (void *)hrxq, rte_atomic32_read(&hrxq->refcnt));
1322         return hrxq;
1323 error:
1324         mlx5_priv_ind_table_ibv_release(priv, ind_tbl);
1325         if (qp)
1326                 claim_zero(ibv_destroy_qp(qp));
1327         return NULL;
1328 }
1329
1330 /**
1331  * Get an Rx Hash queue.
1332  *
1333  * @param priv
1334  *   Pointer to private structure.
1335  * @param rss_conf
1336  *   RSS configuration for the Rx hash queue.
1337  * @param queues
1338  *   Queues entering in hash queue. In case of empty hash_fields only the
1339  *   first queue index will be taken for the indirection table.
1340  * @param queues_n
1341  *   Number of queues.
1342  *
1343  * @return
1344  *   An hash Rx queue on success.
1345  */
1346 struct mlx5_hrxq*
1347 mlx5_priv_hrxq_get(struct priv *priv, uint8_t *rss_key, uint8_t rss_key_len,
1348                    uint64_t hash_fields, uint16_t queues[], uint16_t queues_n)
1349 {
1350         struct mlx5_hrxq *hrxq;
1351
1352         queues_n = hash_fields ? queues_n : 1;
1353         LIST_FOREACH(hrxq, &priv->hrxqs, next) {
1354                 struct mlx5_ind_table_ibv *ind_tbl;
1355
1356                 if (hrxq->rss_key_len != rss_key_len)
1357                         continue;
1358                 if (memcmp(hrxq->rss_key, rss_key, rss_key_len))
1359                         continue;
1360                 if (hrxq->hash_fields != hash_fields)
1361                         continue;
1362                 ind_tbl = mlx5_priv_ind_table_ibv_get(priv, queues, queues_n);
1363                 if (!ind_tbl)
1364                         continue;
1365                 if (ind_tbl != hrxq->ind_table) {
1366                         mlx5_priv_ind_table_ibv_release(priv, ind_tbl);
1367                         continue;
1368                 }
1369                 rte_atomic32_inc(&hrxq->refcnt);
1370                 DEBUG("%p: Hash Rx queue %p: refcnt %d", (void *)priv,
1371                       (void *)hrxq, rte_atomic32_read(&hrxq->refcnt));
1372                 return hrxq;
1373         }
1374         return NULL;
1375 }
1376
1377 /**
1378  * Release the hash Rx queue.
1379  *
1380  * @param priv
1381  *   Pointer to private structure.
1382  * @param hrxq
1383  *   Pointer to Hash Rx queue to release.
1384  *
1385  * @return
1386  *   0 on success, errno value on failure.
1387  */
1388 int
1389 mlx5_priv_hrxq_release(struct priv *priv, struct mlx5_hrxq *hrxq)
1390 {
1391         DEBUG("%p: Hash Rx queue %p: refcnt %d", (void *)priv,
1392               (void *)hrxq, rte_atomic32_read(&hrxq->refcnt));
1393         if (rte_atomic32_dec_and_test(&hrxq->refcnt)) {
1394                 claim_zero(ibv_destroy_qp(hrxq->qp));
1395                 mlx5_priv_ind_table_ibv_release(priv, hrxq->ind_table);
1396                 LIST_REMOVE(hrxq, next);
1397                 rte_free(hrxq);
1398                 return 0;
1399         }
1400         claim_nonzero(mlx5_priv_ind_table_ibv_release(priv, hrxq->ind_table));
1401         return EBUSY;
1402 }
1403
1404 /**
1405  * Verify the Rx Queue list is empty
1406  *
1407  * @param priv
1408  *  Pointer to private structure.
1409  *
1410  * @return the number of object not released.
1411  */
1412 int
1413 mlx5_priv_hrxq_ibv_verify(struct priv *priv)
1414 {
1415         struct mlx5_hrxq *hrxq;
1416         int ret = 0;
1417
1418         LIST_FOREACH(hrxq, &priv->hrxqs, next) {
1419                 DEBUG("%p: Verbs Hash Rx queue %p still referenced",
1420                       (void *)priv, (void *)hrxq);
1421                 ++ret;
1422         }
1423         return ret;
1424 }