net/mlx5: remove redundant Rx queue initialization
[dpdk.git] / drivers / net / mlx5 / mlx5_rxq.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright 2015 6WIND S.A.
5  *   Copyright 2015 Mellanox.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of 6WIND S.A. nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #include <stddef.h>
35 #include <assert.h>
36 #include <errno.h>
37 #include <string.h>
38 #include <stdint.h>
39
40 /* Verbs header. */
41 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
42 #ifdef PEDANTIC
43 #pragma GCC diagnostic ignored "-pedantic"
44 #endif
45 #include <infiniband/verbs.h>
46 #include <infiniband/arch.h>
47 #include <infiniband/mlx5_hw.h>
48 #ifdef PEDANTIC
49 #pragma GCC diagnostic error "-pedantic"
50 #endif
51
52 /* DPDK headers don't like -pedantic. */
53 #ifdef PEDANTIC
54 #pragma GCC diagnostic ignored "-pedantic"
55 #endif
56 #include <rte_mbuf.h>
57 #include <rte_malloc.h>
58 #include <rte_ethdev.h>
59 #include <rte_common.h>
60 #ifdef PEDANTIC
61 #pragma GCC diagnostic error "-pedantic"
62 #endif
63
64 #include "mlx5.h"
65 #include "mlx5_rxtx.h"
66 #include "mlx5_utils.h"
67 #include "mlx5_autoconf.h"
68 #include "mlx5_defs.h"
69
70 /* Initialization data for hash RX queues. */
71 const struct hash_rxq_init hash_rxq_init[] = {
72         [HASH_RXQ_TCPV4] = {
73                 .hash_fields = (IBV_EXP_RX_HASH_SRC_IPV4 |
74                                 IBV_EXP_RX_HASH_DST_IPV4 |
75                                 IBV_EXP_RX_HASH_SRC_PORT_TCP |
76                                 IBV_EXP_RX_HASH_DST_PORT_TCP),
77                 .dpdk_rss_hf = ETH_RSS_NONFRAG_IPV4_TCP,
78                 .flow_priority = 0,
79                 .flow_spec.tcp_udp = {
80                         .type = IBV_EXP_FLOW_SPEC_TCP,
81                         .size = sizeof(hash_rxq_init[0].flow_spec.tcp_udp),
82                 },
83                 .underlayer = &hash_rxq_init[HASH_RXQ_IPV4],
84         },
85         [HASH_RXQ_UDPV4] = {
86                 .hash_fields = (IBV_EXP_RX_HASH_SRC_IPV4 |
87                                 IBV_EXP_RX_HASH_DST_IPV4 |
88                                 IBV_EXP_RX_HASH_SRC_PORT_UDP |
89                                 IBV_EXP_RX_HASH_DST_PORT_UDP),
90                 .dpdk_rss_hf = ETH_RSS_NONFRAG_IPV4_UDP,
91                 .flow_priority = 0,
92                 .flow_spec.tcp_udp = {
93                         .type = IBV_EXP_FLOW_SPEC_UDP,
94                         .size = sizeof(hash_rxq_init[0].flow_spec.tcp_udp),
95                 },
96                 .underlayer = &hash_rxq_init[HASH_RXQ_IPV4],
97         },
98         [HASH_RXQ_IPV4] = {
99                 .hash_fields = (IBV_EXP_RX_HASH_SRC_IPV4 |
100                                 IBV_EXP_RX_HASH_DST_IPV4),
101                 .dpdk_rss_hf = (ETH_RSS_IPV4 |
102                                 ETH_RSS_FRAG_IPV4),
103                 .flow_priority = 1,
104                 .flow_spec.ipv4 = {
105                         .type = IBV_EXP_FLOW_SPEC_IPV4,
106                         .size = sizeof(hash_rxq_init[0].flow_spec.ipv4),
107                 },
108                 .underlayer = &hash_rxq_init[HASH_RXQ_ETH],
109         },
110         [HASH_RXQ_TCPV6] = {
111                 .hash_fields = (IBV_EXP_RX_HASH_SRC_IPV6 |
112                                 IBV_EXP_RX_HASH_DST_IPV6 |
113                                 IBV_EXP_RX_HASH_SRC_PORT_TCP |
114                                 IBV_EXP_RX_HASH_DST_PORT_TCP),
115                 .dpdk_rss_hf = ETH_RSS_NONFRAG_IPV6_TCP,
116                 .flow_priority = 0,
117                 .flow_spec.tcp_udp = {
118                         .type = IBV_EXP_FLOW_SPEC_TCP,
119                         .size = sizeof(hash_rxq_init[0].flow_spec.tcp_udp),
120                 },
121                 .underlayer = &hash_rxq_init[HASH_RXQ_IPV6],
122         },
123         [HASH_RXQ_UDPV6] = {
124                 .hash_fields = (IBV_EXP_RX_HASH_SRC_IPV6 |
125                                 IBV_EXP_RX_HASH_DST_IPV6 |
126                                 IBV_EXP_RX_HASH_SRC_PORT_UDP |
127                                 IBV_EXP_RX_HASH_DST_PORT_UDP),
128                 .dpdk_rss_hf = ETH_RSS_NONFRAG_IPV6_UDP,
129                 .flow_priority = 0,
130                 .flow_spec.tcp_udp = {
131                         .type = IBV_EXP_FLOW_SPEC_UDP,
132                         .size = sizeof(hash_rxq_init[0].flow_spec.tcp_udp),
133                 },
134                 .underlayer = &hash_rxq_init[HASH_RXQ_IPV6],
135         },
136         [HASH_RXQ_IPV6] = {
137                 .hash_fields = (IBV_EXP_RX_HASH_SRC_IPV6 |
138                                 IBV_EXP_RX_HASH_DST_IPV6),
139                 .dpdk_rss_hf = (ETH_RSS_IPV6 |
140                                 ETH_RSS_FRAG_IPV6),
141                 .flow_priority = 1,
142                 .flow_spec.ipv6 = {
143                         .type = IBV_EXP_FLOW_SPEC_IPV6,
144                         .size = sizeof(hash_rxq_init[0].flow_spec.ipv6),
145                 },
146                 .underlayer = &hash_rxq_init[HASH_RXQ_ETH],
147         },
148         [HASH_RXQ_ETH] = {
149                 .hash_fields = 0,
150                 .dpdk_rss_hf = 0,
151                 .flow_priority = 2,
152                 .flow_spec.eth = {
153                         .type = IBV_EXP_FLOW_SPEC_ETH,
154                         .size = sizeof(hash_rxq_init[0].flow_spec.eth),
155                 },
156                 .underlayer = NULL,
157         },
158 };
159
160 /* Number of entries in hash_rxq_init[]. */
161 const unsigned int hash_rxq_init_n = RTE_DIM(hash_rxq_init);
162
163 /* Initialization data for hash RX queue indirection tables. */
164 static const struct ind_table_init ind_table_init[] = {
165         {
166                 .max_size = -1u, /* Superseded by HW limitations. */
167                 .hash_types =
168                         1 << HASH_RXQ_TCPV4 |
169                         1 << HASH_RXQ_UDPV4 |
170                         1 << HASH_RXQ_IPV4 |
171                         1 << HASH_RXQ_TCPV6 |
172                         1 << HASH_RXQ_UDPV6 |
173                         1 << HASH_RXQ_IPV6 |
174                         0,
175                 .hash_types_n = 6,
176         },
177         {
178                 .max_size = 1,
179                 .hash_types = 1 << HASH_RXQ_ETH,
180                 .hash_types_n = 1,
181         },
182 };
183
184 #define IND_TABLE_INIT_N RTE_DIM(ind_table_init)
185
186 /* Default RSS hash key also used for ConnectX-3. */
187 uint8_t rss_hash_default_key[] = {
188         0x2c, 0xc6, 0x81, 0xd1,
189         0x5b, 0xdb, 0xf4, 0xf7,
190         0xfc, 0xa2, 0x83, 0x19,
191         0xdb, 0x1a, 0x3e, 0x94,
192         0x6b, 0x9e, 0x38, 0xd9,
193         0x2c, 0x9c, 0x03, 0xd1,
194         0xad, 0x99, 0x44, 0xa7,
195         0xd9, 0x56, 0x3d, 0x59,
196         0x06, 0x3c, 0x25, 0xf3,
197         0xfc, 0x1f, 0xdc, 0x2a,
198 };
199
200 /* Length of the default RSS hash key. */
201 const size_t rss_hash_default_key_len = sizeof(rss_hash_default_key);
202
203 /**
204  * Populate flow steering rule for a given hash RX queue type using
205  * information from hash_rxq_init[]. Nothing is written to flow_attr when
206  * flow_attr_size is not large enough, but the required size is still returned.
207  *
208  * @param priv
209  *   Pointer to private structure.
210  * @param[out] flow_attr
211  *   Pointer to flow attribute structure to fill. Note that the allocated
212  *   area must be larger and large enough to hold all flow specifications.
213  * @param flow_attr_size
214  *   Entire size of flow_attr and trailing room for flow specifications.
215  * @param type
216  *   Hash RX queue type to use for flow steering rule.
217  *
218  * @return
219  *   Total size of the flow attribute buffer. No errors are defined.
220  */
221 size_t
222 priv_flow_attr(struct priv *priv, struct ibv_exp_flow_attr *flow_attr,
223                size_t flow_attr_size, enum hash_rxq_type type)
224 {
225         size_t offset = sizeof(*flow_attr);
226         const struct hash_rxq_init *init = &hash_rxq_init[type];
227
228         assert(priv != NULL);
229         assert((size_t)type < RTE_DIM(hash_rxq_init));
230         do {
231                 offset += init->flow_spec.hdr.size;
232                 init = init->underlayer;
233         } while (init != NULL);
234         if (offset > flow_attr_size)
235                 return offset;
236         flow_attr_size = offset;
237         init = &hash_rxq_init[type];
238         *flow_attr = (struct ibv_exp_flow_attr){
239                 .type = IBV_EXP_FLOW_ATTR_NORMAL,
240                 /* Priorities < 3 are reserved for flow director. */
241                 .priority = init->flow_priority + 3,
242                 .num_of_specs = 0,
243                 .port = priv->port,
244                 .flags = 0,
245         };
246         do {
247                 offset -= init->flow_spec.hdr.size;
248                 memcpy((void *)((uintptr_t)flow_attr + offset),
249                        &init->flow_spec,
250                        init->flow_spec.hdr.size);
251                 ++flow_attr->num_of_specs;
252                 init = init->underlayer;
253         } while (init != NULL);
254         return flow_attr_size;
255 }
256
257 /**
258  * Convert hash type position in indirection table initializer to
259  * hash RX queue type.
260  *
261  * @param table
262  *   Indirection table initializer.
263  * @param pos
264  *   Hash type position.
265  *
266  * @return
267  *   Hash RX queue type.
268  */
269 static enum hash_rxq_type
270 hash_rxq_type_from_pos(const struct ind_table_init *table, unsigned int pos)
271 {
272         enum hash_rxq_type type = 0;
273
274         assert(pos < table->hash_types_n);
275         do {
276                 if ((table->hash_types & (1 << type)) && (pos-- == 0))
277                         break;
278                 ++type;
279         } while (1);
280         return type;
281 }
282
283 /**
284  * Filter out disabled hash RX queue types from ind_table_init[].
285  *
286  * @param priv
287  *   Pointer to private structure.
288  * @param[out] table
289  *   Output table.
290  *
291  * @return
292  *   Number of table entries.
293  */
294 static unsigned int
295 priv_make_ind_table_init(struct priv *priv,
296                          struct ind_table_init (*table)[IND_TABLE_INIT_N])
297 {
298         uint64_t rss_hf;
299         unsigned int i;
300         unsigned int j;
301         unsigned int table_n = 0;
302         /* Mandatory to receive frames not handled by normal hash RX queues. */
303         unsigned int hash_types_sup = 1 << HASH_RXQ_ETH;
304
305         rss_hf = priv->rss_hf;
306         /* Process other protocols only if more than one queue. */
307         if (priv->rxqs_n > 1)
308                 for (i = 0; (i != hash_rxq_init_n); ++i)
309                         if (rss_hf & hash_rxq_init[i].dpdk_rss_hf)
310                                 hash_types_sup |= (1 << i);
311
312         /* Filter out entries whose protocols are not in the set. */
313         for (i = 0, j = 0; (i != IND_TABLE_INIT_N); ++i) {
314                 unsigned int nb;
315                 unsigned int h;
316
317                 /* j is increased only if the table has valid protocols. */
318                 assert(j <= i);
319                 (*table)[j] = ind_table_init[i];
320                 (*table)[j].hash_types &= hash_types_sup;
321                 for (h = 0, nb = 0; (h != hash_rxq_init_n); ++h)
322                         if (((*table)[j].hash_types >> h) & 0x1)
323                                 ++nb;
324                 (*table)[i].hash_types_n = nb;
325                 if (nb) {
326                         ++table_n;
327                         ++j;
328                 }
329         }
330         return table_n;
331 }
332
333 /**
334  * Initialize hash RX queues and indirection table.
335  *
336  * @param priv
337  *   Pointer to private structure.
338  *
339  * @return
340  *   0 on success, errno value on failure.
341  */
342 int
343 priv_create_hash_rxqs(struct priv *priv)
344 {
345         struct ibv_exp_wq *wqs[priv->reta_idx_n];
346         struct ind_table_init ind_table_init[IND_TABLE_INIT_N];
347         unsigned int ind_tables_n =
348                 priv_make_ind_table_init(priv, &ind_table_init);
349         unsigned int hash_rxqs_n = 0;
350         struct hash_rxq (*hash_rxqs)[] = NULL;
351         struct ibv_exp_rwq_ind_table *(*ind_tables)[] = NULL;
352         unsigned int i;
353         unsigned int j;
354         unsigned int k;
355         int err = 0;
356
357         assert(priv->ind_tables == NULL);
358         assert(priv->ind_tables_n == 0);
359         assert(priv->hash_rxqs == NULL);
360         assert(priv->hash_rxqs_n == 0);
361         assert(priv->pd != NULL);
362         assert(priv->ctx != NULL);
363         if (priv->rxqs_n == 0)
364                 return EINVAL;
365         assert(priv->rxqs != NULL);
366         if (ind_tables_n == 0) {
367                 ERROR("all hash RX queue types have been filtered out,"
368                       " indirection table cannot be created");
369                 return EINVAL;
370         }
371         if (priv->rxqs_n & (priv->rxqs_n - 1)) {
372                 INFO("%u RX queues are configured, consider rounding this"
373                      " number to the next power of two for better balancing",
374                      priv->rxqs_n);
375                 DEBUG("indirection table extended to assume %u WQs",
376                       priv->reta_idx_n);
377         }
378         for (i = 0; (i != priv->reta_idx_n); ++i) {
379                 struct rxq_ctrl *rxq_ctrl;
380
381                 rxq_ctrl = container_of((*priv->rxqs)[(*priv->reta_idx)[i]],
382                                         struct rxq_ctrl, rxq);
383                 wqs[i] = rxq_ctrl->wq;
384         }
385         /* Get number of hash RX queues to configure. */
386         for (i = 0, hash_rxqs_n = 0; (i != ind_tables_n); ++i)
387                 hash_rxqs_n += ind_table_init[i].hash_types_n;
388         DEBUG("allocating %u hash RX queues for %u WQs, %u indirection tables",
389               hash_rxqs_n, priv->rxqs_n, ind_tables_n);
390         /* Create indirection tables. */
391         ind_tables = rte_calloc(__func__, ind_tables_n,
392                                 sizeof((*ind_tables)[0]), 0);
393         if (ind_tables == NULL) {
394                 err = ENOMEM;
395                 ERROR("cannot allocate indirection tables container: %s",
396                       strerror(err));
397                 goto error;
398         }
399         for (i = 0; (i != ind_tables_n); ++i) {
400                 struct ibv_exp_rwq_ind_table_init_attr ind_init_attr = {
401                         .pd = priv->pd,
402                         .log_ind_tbl_size = 0, /* Set below. */
403                         .ind_tbl = wqs,
404                         .comp_mask = 0,
405                 };
406                 unsigned int ind_tbl_size = ind_table_init[i].max_size;
407                 struct ibv_exp_rwq_ind_table *ind_table;
408
409                 if (priv->reta_idx_n < ind_tbl_size)
410                         ind_tbl_size = priv->reta_idx_n;
411                 ind_init_attr.log_ind_tbl_size = log2above(ind_tbl_size);
412                 errno = 0;
413                 ind_table = ibv_exp_create_rwq_ind_table(priv->ctx,
414                                                          &ind_init_attr);
415                 if (ind_table != NULL) {
416                         (*ind_tables)[i] = ind_table;
417                         continue;
418                 }
419                 /* Not clear whether errno is set. */
420                 err = (errno ? errno : EINVAL);
421                 ERROR("RX indirection table creation failed with error %d: %s",
422                       err, strerror(err));
423                 goto error;
424         }
425         /* Allocate array that holds hash RX queues and related data. */
426         hash_rxqs = rte_calloc(__func__, hash_rxqs_n,
427                                sizeof((*hash_rxqs)[0]), 0);
428         if (hash_rxqs == NULL) {
429                 err = ENOMEM;
430                 ERROR("cannot allocate hash RX queues container: %s",
431                       strerror(err));
432                 goto error;
433         }
434         for (i = 0, j = 0, k = 0;
435              ((i != hash_rxqs_n) && (j != ind_tables_n));
436              ++i) {
437                 struct hash_rxq *hash_rxq = &(*hash_rxqs)[i];
438                 enum hash_rxq_type type =
439                         hash_rxq_type_from_pos(&ind_table_init[j], k);
440                 struct rte_eth_rss_conf *priv_rss_conf =
441                         (*priv->rss_conf)[type];
442                 struct ibv_exp_rx_hash_conf hash_conf = {
443                         .rx_hash_function = IBV_EXP_RX_HASH_FUNC_TOEPLITZ,
444                         .rx_hash_key_len = (priv_rss_conf ?
445                                             priv_rss_conf->rss_key_len :
446                                             rss_hash_default_key_len),
447                         .rx_hash_key = (priv_rss_conf ?
448                                         priv_rss_conf->rss_key :
449                                         rss_hash_default_key),
450                         .rx_hash_fields_mask = hash_rxq_init[type].hash_fields,
451                         .rwq_ind_tbl = (*ind_tables)[j],
452                 };
453                 struct ibv_exp_qp_init_attr qp_init_attr = {
454                         .max_inl_recv = 0, /* Currently not supported. */
455                         .qp_type = IBV_QPT_RAW_PACKET,
456                         .comp_mask = (IBV_EXP_QP_INIT_ATTR_PD |
457                                       IBV_EXP_QP_INIT_ATTR_RX_HASH),
458                         .pd = priv->pd,
459                         .rx_hash_conf = &hash_conf,
460                         .port_num = priv->port,
461                 };
462
463                 DEBUG("using indirection table %u for hash RX queue %u type %d",
464                       j, i, type);
465                 *hash_rxq = (struct hash_rxq){
466                         .priv = priv,
467                         .qp = ibv_exp_create_qp(priv->ctx, &qp_init_attr),
468                         .type = type,
469                 };
470                 if (hash_rxq->qp == NULL) {
471                         err = (errno ? errno : EINVAL);
472                         ERROR("Hash RX QP creation failure: %s",
473                               strerror(err));
474                         goto error;
475                 }
476                 if (++k < ind_table_init[j].hash_types_n)
477                         continue;
478                 /* Switch to the next indirection table and reset hash RX
479                  * queue type array index. */
480                 ++j;
481                 k = 0;
482         }
483         priv->ind_tables = ind_tables;
484         priv->ind_tables_n = ind_tables_n;
485         priv->hash_rxqs = hash_rxqs;
486         priv->hash_rxqs_n = hash_rxqs_n;
487         assert(err == 0);
488         return 0;
489 error:
490         if (hash_rxqs != NULL) {
491                 for (i = 0; (i != hash_rxqs_n); ++i) {
492                         struct ibv_qp *qp = (*hash_rxqs)[i].qp;
493
494                         if (qp == NULL)
495                                 continue;
496                         claim_zero(ibv_destroy_qp(qp));
497                 }
498                 rte_free(hash_rxqs);
499         }
500         if (ind_tables != NULL) {
501                 for (j = 0; (j != ind_tables_n); ++j) {
502                         struct ibv_exp_rwq_ind_table *ind_table =
503                                 (*ind_tables)[j];
504
505                         if (ind_table == NULL)
506                                 continue;
507                         claim_zero(ibv_exp_destroy_rwq_ind_table(ind_table));
508                 }
509                 rte_free(ind_tables);
510         }
511         return err;
512 }
513
514 /**
515  * Clean up hash RX queues and indirection table.
516  *
517  * @param priv
518  *   Pointer to private structure.
519  */
520 void
521 priv_destroy_hash_rxqs(struct priv *priv)
522 {
523         unsigned int i;
524
525         DEBUG("destroying %u hash RX queues", priv->hash_rxqs_n);
526         if (priv->hash_rxqs_n == 0) {
527                 assert(priv->hash_rxqs == NULL);
528                 assert(priv->ind_tables == NULL);
529                 return;
530         }
531         for (i = 0; (i != priv->hash_rxqs_n); ++i) {
532                 struct hash_rxq *hash_rxq = &(*priv->hash_rxqs)[i];
533                 unsigned int j, k;
534
535                 assert(hash_rxq->priv == priv);
536                 assert(hash_rxq->qp != NULL);
537                 /* Also check that there are no remaining flows. */
538                 for (j = 0; (j != RTE_DIM(hash_rxq->special_flow)); ++j)
539                         for (k = 0;
540                              (k != RTE_DIM(hash_rxq->special_flow[j]));
541                              ++k)
542                                 assert(hash_rxq->special_flow[j][k] == NULL);
543                 for (j = 0; (j != RTE_DIM(hash_rxq->mac_flow)); ++j)
544                         for (k = 0; (k != RTE_DIM(hash_rxq->mac_flow[j])); ++k)
545                                 assert(hash_rxq->mac_flow[j][k] == NULL);
546                 claim_zero(ibv_destroy_qp(hash_rxq->qp));
547         }
548         priv->hash_rxqs_n = 0;
549         rte_free(priv->hash_rxqs);
550         priv->hash_rxqs = NULL;
551         for (i = 0; (i != priv->ind_tables_n); ++i) {
552                 struct ibv_exp_rwq_ind_table *ind_table =
553                         (*priv->ind_tables)[i];
554
555                 assert(ind_table != NULL);
556                 claim_zero(ibv_exp_destroy_rwq_ind_table(ind_table));
557         }
558         priv->ind_tables_n = 0;
559         rte_free(priv->ind_tables);
560         priv->ind_tables = NULL;
561 }
562
563 /**
564  * Check whether a given flow type is allowed.
565  *
566  * @param priv
567  *   Pointer to private structure.
568  * @param type
569  *   Flow type to check.
570  *
571  * @return
572  *   Nonzero if the given flow type is allowed.
573  */
574 int
575 priv_allow_flow_type(struct priv *priv, enum hash_rxq_flow_type type)
576 {
577         /* Only FLOW_TYPE_PROMISC is allowed when promiscuous mode
578          * has been requested. */
579         if (priv->promisc_req)
580                 return type == HASH_RXQ_FLOW_TYPE_PROMISC;
581         switch (type) {
582         case HASH_RXQ_FLOW_TYPE_PROMISC:
583                 return !!priv->promisc_req;
584         case HASH_RXQ_FLOW_TYPE_ALLMULTI:
585                 return !!priv->allmulti_req;
586         case HASH_RXQ_FLOW_TYPE_BROADCAST:
587         case HASH_RXQ_FLOW_TYPE_IPV6MULTI:
588                 /* If allmulti is enabled, broadcast and ipv6multi
589                  * are unnecessary. */
590                 return !priv->allmulti_req;
591         case HASH_RXQ_FLOW_TYPE_MAC:
592                 return 1;
593         default:
594                 /* Unsupported flow type is not allowed. */
595                 return 0;
596         }
597         return 0;
598 }
599
600 /**
601  * Automatically enable/disable flows according to configuration.
602  *
603  * @param priv
604  *   Private structure.
605  *
606  * @return
607  *   0 on success, errno value on failure.
608  */
609 int
610 priv_rehash_flows(struct priv *priv)
611 {
612         unsigned int i;
613
614         for (i = 0; (i != RTE_DIM((*priv->hash_rxqs)[0].special_flow)); ++i)
615                 if (!priv_allow_flow_type(priv, i)) {
616                         priv_special_flow_disable(priv, i);
617                 } else {
618                         int ret = priv_special_flow_enable(priv, i);
619
620                         if (ret)
621                                 return ret;
622                 }
623         if (priv_allow_flow_type(priv, HASH_RXQ_FLOW_TYPE_MAC))
624                 return priv_mac_addrs_enable(priv);
625         priv_mac_addrs_disable(priv);
626         return 0;
627 }
628
629 /**
630  * Allocate RX queue elements.
631  *
632  * @param rxq_ctrl
633  *   Pointer to RX queue structure.
634  * @param elts_n
635  *   Number of elements to allocate.
636  * @param[in] pool
637  *   If not NULL, fetch buffers from this array instead of allocating them
638  *   with rte_pktmbuf_alloc().
639  *
640  * @return
641  *   0 on success, errno value on failure.
642  */
643 static int
644 rxq_alloc_elts(struct rxq_ctrl *rxq_ctrl, unsigned int elts_n,
645                struct rte_mbuf **pool)
646 {
647         unsigned int i;
648         int ret = 0;
649
650         /* For each WR (packet). */
651         for (i = 0; (i != elts_n); ++i) {
652                 struct rte_mbuf *buf;
653                 volatile struct mlx5_wqe_data_seg *scat =
654                         &(*rxq_ctrl->rxq.wqes)[i];
655
656                 if (pool != NULL) {
657                         buf = *(pool++);
658                         assert(buf != NULL);
659                         rte_pktmbuf_reset(buf);
660                 } else
661                         buf = rte_pktmbuf_alloc(rxq_ctrl->rxq.mp);
662                 if (buf == NULL) {
663                         assert(pool == NULL);
664                         ERROR("%p: empty mbuf pool", (void *)rxq_ctrl);
665                         ret = ENOMEM;
666                         goto error;
667                 }
668                 /* Headroom is reserved by rte_pktmbuf_alloc(). */
669                 assert(DATA_OFF(buf) == RTE_PKTMBUF_HEADROOM);
670                 /* Buffer is supposed to be empty. */
671                 assert(rte_pktmbuf_data_len(buf) == 0);
672                 assert(rte_pktmbuf_pkt_len(buf) == 0);
673                 assert(!buf->next);
674                 PORT(buf) = rxq_ctrl->rxq.port_id;
675                 DATA_LEN(buf) = rte_pktmbuf_tailroom(buf);
676                 PKT_LEN(buf) = DATA_LEN(buf);
677                 NB_SEGS(buf) = 1;
678                 /* scat->addr must be able to store a pointer. */
679                 assert(sizeof(scat->addr) >= sizeof(uintptr_t));
680                 *scat = (struct mlx5_wqe_data_seg){
681                         .addr = htonll(rte_pktmbuf_mtod(buf, uintptr_t)),
682                         .byte_count = htonl(DATA_LEN(buf)),
683                         .lkey = htonl(rxq_ctrl->mr->lkey),
684                 };
685                 (*rxq_ctrl->rxq.elts)[i] = buf;
686         }
687         DEBUG("%p: allocated and configured %u single-segment WRs",
688               (void *)rxq_ctrl, elts_n);
689         assert(ret == 0);
690         return 0;
691 error:
692         assert(pool == NULL);
693         elts_n = i;
694         for (i = 0; (i != elts_n); ++i) {
695                 if ((*rxq_ctrl->rxq.elts)[i] != NULL)
696                         rte_pktmbuf_free_seg((*rxq_ctrl->rxq.elts)[i]);
697                 (*rxq_ctrl->rxq.elts)[i] = NULL;
698         }
699         DEBUG("%p: failed, freed everything", (void *)rxq_ctrl);
700         assert(ret > 0);
701         return ret;
702 }
703
704 /**
705  * Free RX queue elements.
706  *
707  * @param rxq_ctrl
708  *   Pointer to RX queue structure.
709  */
710 static void
711 rxq_free_elts(struct rxq_ctrl *rxq_ctrl)
712 {
713         unsigned int i;
714
715         DEBUG("%p: freeing WRs", (void *)rxq_ctrl);
716         if (rxq_ctrl->rxq.elts == NULL)
717                 return;
718
719         for (i = 0; (i != rxq_ctrl->rxq.elts_n); ++i) {
720                 if ((*rxq_ctrl->rxq.elts)[i] != NULL)
721                         rte_pktmbuf_free_seg((*rxq_ctrl->rxq.elts)[i]);
722                 (*rxq_ctrl->rxq.elts)[i] = NULL;
723         }
724 }
725
726 /**
727  * Clean up a RX queue.
728  *
729  * Destroy objects, free allocated memory and reset the structure for reuse.
730  *
731  * @param rxq_ctrl
732  *   Pointer to RX queue structure.
733  */
734 void
735 rxq_cleanup(struct rxq_ctrl *rxq_ctrl)
736 {
737         struct ibv_exp_release_intf_params params;
738
739         DEBUG("cleaning up %p", (void *)rxq_ctrl);
740         rxq_free_elts(rxq_ctrl);
741         if (rxq_ctrl->if_wq != NULL) {
742                 assert(rxq_ctrl->priv != NULL);
743                 assert(rxq_ctrl->priv->ctx != NULL);
744                 assert(rxq_ctrl->wq != NULL);
745                 params = (struct ibv_exp_release_intf_params){
746                         .comp_mask = 0,
747                 };
748                 claim_zero(ibv_exp_release_intf(rxq_ctrl->priv->ctx,
749                                                 rxq_ctrl->if_wq,
750                                                 &params));
751         }
752         if (rxq_ctrl->if_cq != NULL) {
753                 assert(rxq_ctrl->priv != NULL);
754                 assert(rxq_ctrl->priv->ctx != NULL);
755                 assert(rxq_ctrl->cq != NULL);
756                 params = (struct ibv_exp_release_intf_params){
757                         .comp_mask = 0,
758                 };
759                 claim_zero(ibv_exp_release_intf(rxq_ctrl->priv->ctx,
760                                                 rxq_ctrl->if_cq,
761                                                 &params));
762         }
763         if (rxq_ctrl->wq != NULL)
764                 claim_zero(ibv_exp_destroy_wq(rxq_ctrl->wq));
765         if (rxq_ctrl->cq != NULL)
766                 claim_zero(ibv_destroy_cq(rxq_ctrl->cq));
767         if (rxq_ctrl->rd != NULL) {
768                 struct ibv_exp_destroy_res_domain_attr attr = {
769                         .comp_mask = 0,
770                 };
771
772                 assert(rxq_ctrl->priv != NULL);
773                 assert(rxq_ctrl->priv->ctx != NULL);
774                 claim_zero(ibv_exp_destroy_res_domain(rxq_ctrl->priv->ctx,
775                                                       rxq_ctrl->rd,
776                                                       &attr));
777         }
778         if (rxq_ctrl->mr != NULL)
779                 claim_zero(ibv_dereg_mr(rxq_ctrl->mr));
780         memset(rxq_ctrl, 0, sizeof(*rxq_ctrl));
781 }
782
783 /**
784  * Reconfigure a RX queue with new parameters.
785  *
786  * rxq_rehash() does not allocate mbufs, which, if not done from the right
787  * thread (such as a control thread), may corrupt the pool.
788  * In case of failure, the queue is left untouched.
789  *
790  * @param dev
791  *   Pointer to Ethernet device structure.
792  * @param rxq_ctrl
793  *   RX queue pointer.
794  *
795  * @return
796  *   0 on success, errno value on failure.
797  */
798 int
799 rxq_rehash(struct rte_eth_dev *dev, struct rxq_ctrl *rxq_ctrl)
800 {
801         struct rxq_ctrl tmpl = *rxq_ctrl;
802         unsigned int mbuf_n;
803         unsigned int desc_n;
804         struct rte_mbuf **pool;
805         unsigned int i, k;
806         struct ibv_exp_wq_attr mod;
807         int err;
808
809         DEBUG("%p: rehashing queue %p", (void *)dev, (void *)rxq_ctrl);
810         /* Number of descriptors and mbufs currently allocated. */
811         desc_n = tmpl.rxq.elts_n;
812         mbuf_n = desc_n;
813         /* From now on, any failure will render the queue unusable.
814          * Reinitialize WQ. */
815         mod = (struct ibv_exp_wq_attr){
816                 .attr_mask = IBV_EXP_WQ_ATTR_STATE,
817                 .wq_state = IBV_EXP_WQS_RESET,
818         };
819         err = ibv_exp_modify_wq(tmpl.wq, &mod);
820         if (err) {
821                 ERROR("%p: cannot reset WQ: %s", (void *)dev, strerror(err));
822                 assert(err > 0);
823                 return err;
824         }
825         /* Allocate pool. */
826         pool = rte_malloc(__func__, (mbuf_n * sizeof(*pool)), 0);
827         if (pool == NULL) {
828                 ERROR("%p: cannot allocate memory", (void *)dev);
829                 return ENOBUFS;
830         }
831         /* Snatch mbufs from original queue. */
832         k = 0;
833         for (i = 0; (i != desc_n); ++i)
834                 pool[k++] = (*rxq_ctrl->rxq.elts)[i];
835         assert(k == mbuf_n);
836         rte_free(pool);
837         /* Change queue state to ready. */
838         mod = (struct ibv_exp_wq_attr){
839                 .attr_mask = IBV_EXP_WQ_ATTR_STATE,
840                 .wq_state = IBV_EXP_WQS_RDY,
841         };
842         err = ibv_exp_modify_wq(tmpl.wq, &mod);
843         if (err) {
844                 ERROR("%p: WQ state to IBV_EXP_WQS_RDY failed: %s",
845                       (void *)dev, strerror(err));
846                 goto error;
847         }
848         /* Post SGEs. */
849         err = rxq_alloc_elts(&tmpl, desc_n, pool);
850         if (err) {
851                 ERROR("%p: cannot reallocate WRs, aborting", (void *)dev);
852                 rte_free(pool);
853                 assert(err > 0);
854                 return err;
855         }
856         /* Update doorbell counter. */
857         rxq_ctrl->rxq.rq_ci = desc_n;
858         rte_wmb();
859         *rxq_ctrl->rxq.rq_db = htonl(rxq_ctrl->rxq.rq_ci);
860 error:
861         *rxq_ctrl = tmpl;
862         assert(err >= 0);
863         return err;
864 }
865
866 /**
867  * Initialize RX queue.
868  *
869  * @param tmpl
870  *   Pointer to RX queue control template.
871  * @param rxq_ctrl
872  *   Pointer to RX queue control.
873  *
874  * @return
875  *   0 on success, errno value on failure.
876  */
877 static inline int
878 rxq_setup(struct rxq_ctrl *tmpl, struct rxq_ctrl *rxq_ctrl)
879 {
880         struct ibv_cq *ibcq = tmpl->cq;
881         struct mlx5_cq *cq = to_mxxx(cq, cq);
882         struct mlx5_rwq *rwq = container_of(tmpl->wq, struct mlx5_rwq, wq);
883
884         if (cq->cqe_sz != RTE_CACHE_LINE_SIZE) {
885                 ERROR("Wrong MLX5_CQE_SIZE environment variable value: "
886                       "it should be set to %u", RTE_CACHE_LINE_SIZE);
887                 return EINVAL;
888         }
889         tmpl->rxq.rq_db = rwq->rq.db;
890         tmpl->rxq.cqe_n = ibcq->cqe + 1;
891         tmpl->rxq.cq_ci = 0;
892         tmpl->rxq.rq_ci = 0;
893         tmpl->rxq.cq_db = cq->dbrec;
894         tmpl->rxq.wqes =
895                 (volatile struct mlx5_wqe_data_seg (*)[])
896                 (uintptr_t)rwq->rq.buff;
897         tmpl->rxq.cqes =
898                 (volatile struct mlx5_cqe (*)[])
899                 (uintptr_t)cq->active_buf->buf;
900         tmpl->rxq.elts =
901                 (struct rte_mbuf *(*)[tmpl->rxq.elts_n])
902                 ((uintptr_t)rxq_ctrl + sizeof(*rxq_ctrl));
903         return 0;
904 }
905
906 /**
907  * Configure a RX queue.
908  *
909  * @param dev
910  *   Pointer to Ethernet device structure.
911  * @param rxq_ctrl
912  *   Pointer to RX queue structure.
913  * @param desc
914  *   Number of descriptors to configure in queue.
915  * @param socket
916  *   NUMA socket on which memory must be allocated.
917  * @param[in] conf
918  *   Thresholds parameters.
919  * @param mp
920  *   Memory pool for buffer allocations.
921  *
922  * @return
923  *   0 on success, errno value on failure.
924  */
925 int
926 rxq_ctrl_setup(struct rte_eth_dev *dev, struct rxq_ctrl *rxq_ctrl,
927                uint16_t desc, unsigned int socket,
928                const struct rte_eth_rxconf *conf, struct rte_mempool *mp)
929 {
930         struct priv *priv = dev->data->dev_private;
931         struct rxq_ctrl tmpl = {
932                 .priv = priv,
933                 .socket = socket,
934                 .rxq = {
935                         .elts_n = desc,
936                         .mp = mp,
937                 },
938         };
939         struct ibv_exp_wq_attr mod;
940         union {
941                 struct ibv_exp_query_intf_params params;
942                 struct ibv_exp_cq_init_attr cq;
943                 struct ibv_exp_res_domain_init_attr rd;
944                 struct ibv_exp_wq_init_attr wq;
945                 struct ibv_exp_cq_attr cq_attr;
946         } attr;
947         enum ibv_exp_query_intf_status status;
948         unsigned int mb_len = rte_pktmbuf_data_room_size(mp);
949         unsigned int cqe_n = desc - 1;
950         int ret = 0;
951
952         (void)conf; /* Thresholds configuration (ignored). */
953         if (desc == 0) {
954                 ERROR("%p: invalid number of RX descriptors (must be a"
955                       " multiple of 2)", (void *)dev);
956                 return EINVAL;
957         }
958         /* Toggle RX checksum offload if hardware supports it. */
959         if (priv->hw_csum)
960                 tmpl.rxq.csum = !!dev->data->dev_conf.rxmode.hw_ip_checksum;
961         if (priv->hw_csum_l2tun)
962                 tmpl.rxq.csum_l2tun =
963                         !!dev->data->dev_conf.rxmode.hw_ip_checksum;
964         (void)mb_len; /* I'll be back! */
965         /* Use the entire RX mempool as the memory region. */
966         tmpl.mr = mlx5_mp2mr(priv->pd, mp);
967         if (tmpl.mr == NULL) {
968                 ret = EINVAL;
969                 ERROR("%p: MR creation failure: %s",
970                       (void *)dev, strerror(ret));
971                 goto error;
972         }
973         attr.rd = (struct ibv_exp_res_domain_init_attr){
974                 .comp_mask = (IBV_EXP_RES_DOMAIN_THREAD_MODEL |
975                               IBV_EXP_RES_DOMAIN_MSG_MODEL),
976                 .thread_model = IBV_EXP_THREAD_SINGLE,
977                 .msg_model = IBV_EXP_MSG_HIGH_BW,
978         };
979         tmpl.rd = ibv_exp_create_res_domain(priv->ctx, &attr.rd);
980         if (tmpl.rd == NULL) {
981                 ret = ENOMEM;
982                 ERROR("%p: RD creation failure: %s",
983                       (void *)dev, strerror(ret));
984                 goto error;
985         }
986         attr.cq = (struct ibv_exp_cq_init_attr){
987                 .comp_mask = IBV_EXP_CQ_INIT_ATTR_RES_DOMAIN,
988                 .res_domain = tmpl.rd,
989         };
990         if (priv->cqe_comp) {
991                 attr.cq.comp_mask |= IBV_EXP_CQ_INIT_ATTR_FLAGS;
992                 attr.cq.flags |= IBV_EXP_CQ_COMPRESSED_CQE;
993                 cqe_n = (desc * 2) - 1; /* Double the number of CQEs. */
994         }
995         tmpl.cq = ibv_exp_create_cq(priv->ctx, cqe_n, NULL, NULL, 0,
996                                     &attr.cq);
997         if (tmpl.cq == NULL) {
998                 ret = ENOMEM;
999                 ERROR("%p: CQ creation failure: %s",
1000                       (void *)dev, strerror(ret));
1001                 goto error;
1002         }
1003         DEBUG("priv->device_attr.max_qp_wr is %d",
1004               priv->device_attr.max_qp_wr);
1005         DEBUG("priv->device_attr.max_sge is %d",
1006               priv->device_attr.max_sge);
1007         /* Configure VLAN stripping. */
1008         tmpl.rxq.vlan_strip = (priv->hw_vlan_strip &&
1009                                !!dev->data->dev_conf.rxmode.hw_vlan_strip);
1010         attr.wq = (struct ibv_exp_wq_init_attr){
1011                 .wq_context = NULL, /* Could be useful in the future. */
1012                 .wq_type = IBV_EXP_WQT_RQ,
1013                 /* Max number of outstanding WRs. */
1014                 .max_recv_wr = ((priv->device_attr.max_qp_wr < (int)desc) ?
1015                                 priv->device_attr.max_qp_wr :
1016                                 (int)desc),
1017                 /* Max number of scatter/gather elements in a WR. */
1018                 .max_recv_sge = 1,
1019                 .pd = priv->pd,
1020                 .cq = tmpl.cq,
1021                 .comp_mask =
1022                         IBV_EXP_CREATE_WQ_RES_DOMAIN |
1023                         IBV_EXP_CREATE_WQ_VLAN_OFFLOADS |
1024                         0,
1025                 .res_domain = tmpl.rd,
1026                 .vlan_offloads = (tmpl.rxq.vlan_strip ?
1027                                   IBV_EXP_RECEIVE_WQ_CVLAN_STRIP :
1028                                   0),
1029         };
1030         /* By default, FCS (CRC) is stripped by hardware. */
1031         if (dev->data->dev_conf.rxmode.hw_strip_crc) {
1032                 tmpl.rxq.crc_present = 0;
1033         } else if (priv->hw_fcs_strip) {
1034                 /* Ask HW/Verbs to leave CRC in place when supported. */
1035                 attr.wq.flags |= IBV_EXP_CREATE_WQ_FLAG_SCATTER_FCS;
1036                 attr.wq.comp_mask |= IBV_EXP_CREATE_WQ_FLAGS;
1037                 tmpl.rxq.crc_present = 1;
1038         } else {
1039                 WARN("%p: CRC stripping has been disabled but will still"
1040                      " be performed by hardware, make sure MLNX_OFED and"
1041                      " firmware are up to date",
1042                      (void *)dev);
1043                 tmpl.rxq.crc_present = 0;
1044         }
1045         DEBUG("%p: CRC stripping is %s, %u bytes will be subtracted from"
1046               " incoming frames to hide it",
1047               (void *)dev,
1048               tmpl.rxq.crc_present ? "disabled" : "enabled",
1049               tmpl.rxq.crc_present << 2);
1050         if (!mlx5_getenv_int("MLX5_PMD_ENABLE_PADDING"))
1051                 ; /* Nothing else to do. */
1052         else if (priv->hw_padding) {
1053                 INFO("%p: enabling packet padding on queue %p",
1054                      (void *)dev, (void *)rxq_ctrl);
1055                 attr.wq.flags |= IBV_EXP_CREATE_WQ_FLAG_RX_END_PADDING;
1056                 attr.wq.comp_mask |= IBV_EXP_CREATE_WQ_FLAGS;
1057         } else
1058                 WARN("%p: packet padding has been requested but is not"
1059                      " supported, make sure MLNX_OFED and firmware are"
1060                      " up to date",
1061                      (void *)dev);
1062
1063         tmpl.wq = ibv_exp_create_wq(priv->ctx, &attr.wq);
1064         if (tmpl.wq == NULL) {
1065                 ret = (errno ? errno : EINVAL);
1066                 ERROR("%p: WQ creation failure: %s",
1067                       (void *)dev, strerror(ret));
1068                 goto error;
1069         }
1070         /* Save port ID. */
1071         tmpl.rxq.port_id = dev->data->port_id;
1072         DEBUG("%p: RTE port ID: %u", (void *)rxq_ctrl, tmpl.rxq.port_id);
1073         attr.params = (struct ibv_exp_query_intf_params){
1074                 .intf_scope = IBV_EXP_INTF_GLOBAL,
1075                 .intf_version = 1,
1076                 .intf = IBV_EXP_INTF_CQ,
1077                 .obj = tmpl.cq,
1078         };
1079         tmpl.if_cq = ibv_exp_query_intf(priv->ctx, &attr.params, &status);
1080         if (tmpl.if_cq == NULL) {
1081                 ERROR("%p: CQ interface family query failed with status %d",
1082                       (void *)dev, status);
1083                 goto error;
1084         }
1085         attr.params = (struct ibv_exp_query_intf_params){
1086                 .intf_scope = IBV_EXP_INTF_GLOBAL,
1087                 .intf = IBV_EXP_INTF_WQ,
1088                 .obj = tmpl.wq,
1089         };
1090         tmpl.if_wq = ibv_exp_query_intf(priv->ctx, &attr.params, &status);
1091         if (tmpl.if_wq == NULL) {
1092                 ERROR("%p: WQ interface family query failed with status %d",
1093                       (void *)dev, status);
1094                 goto error;
1095         }
1096         /* Change queue state to ready. */
1097         mod = (struct ibv_exp_wq_attr){
1098                 .attr_mask = IBV_EXP_WQ_ATTR_STATE,
1099                 .wq_state = IBV_EXP_WQS_RDY,
1100         };
1101         ret = ibv_exp_modify_wq(tmpl.wq, &mod);
1102         if (ret) {
1103                 ERROR("%p: WQ state to IBV_EXP_WQS_RDY failed: %s",
1104                       (void *)dev, strerror(ret));
1105                 goto error;
1106         }
1107         ret = rxq_setup(&tmpl, rxq_ctrl);
1108         if (ret) {
1109                 ERROR("%p: cannot initialize RX queue structure: %s",
1110                       (void *)dev, strerror(ret));
1111                 goto error;
1112         }
1113         ret = rxq_alloc_elts(&tmpl, desc, NULL);
1114         if (ret) {
1115                 ERROR("%p: RXQ allocation failed: %s",
1116                       (void *)dev, strerror(ret));
1117                 goto error;
1118         }
1119         /* Clean up rxq in case we're reinitializing it. */
1120         DEBUG("%p: cleaning-up old rxq just in case", (void *)rxq_ctrl);
1121         rxq_cleanup(rxq_ctrl);
1122         *rxq_ctrl = tmpl;
1123         /* Update doorbell counter. */
1124         rxq_ctrl->rxq.rq_ci = desc;
1125         rte_wmb();
1126         *rxq_ctrl->rxq.rq_db = htonl(rxq_ctrl->rxq.rq_ci);
1127         DEBUG("%p: rxq updated with %p", (void *)rxq_ctrl, (void *)&tmpl);
1128         assert(ret == 0);
1129         return 0;
1130 error:
1131         rxq_cleanup(&tmpl);
1132         assert(ret > 0);
1133         return ret;
1134 }
1135
1136 /**
1137  * DPDK callback to configure a RX queue.
1138  *
1139  * @param dev
1140  *   Pointer to Ethernet device structure.
1141  * @param idx
1142  *   RX queue index.
1143  * @param desc
1144  *   Number of descriptors to configure in queue.
1145  * @param socket
1146  *   NUMA socket on which memory must be allocated.
1147  * @param[in] conf
1148  *   Thresholds parameters.
1149  * @param mp
1150  *   Memory pool for buffer allocations.
1151  *
1152  * @return
1153  *   0 on success, negative errno value on failure.
1154  */
1155 int
1156 mlx5_rx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
1157                     unsigned int socket, const struct rte_eth_rxconf *conf,
1158                     struct rte_mempool *mp)
1159 {
1160         struct priv *priv = dev->data->dev_private;
1161         struct rxq *rxq = (*priv->rxqs)[idx];
1162         struct rxq_ctrl *rxq_ctrl = container_of(rxq, struct rxq_ctrl, rxq);
1163         int ret;
1164
1165         if (mlx5_is_secondary())
1166                 return -E_RTE_SECONDARY;
1167
1168         priv_lock(priv);
1169         if (!rte_is_power_of_2(desc)) {
1170                 desc = 1 << log2above(desc);
1171                 WARN("%p: increased number of descriptors in RX queue %u"
1172                      " to the next power of two (%d)",
1173                      (void *)dev, idx, desc);
1174         }
1175         DEBUG("%p: configuring queue %u for %u descriptors",
1176               (void *)dev, idx, desc);
1177         if (idx >= priv->rxqs_n) {
1178                 ERROR("%p: queue index out of range (%u >= %u)",
1179                       (void *)dev, idx, priv->rxqs_n);
1180                 priv_unlock(priv);
1181                 return -EOVERFLOW;
1182         }
1183         if (rxq != NULL) {
1184                 DEBUG("%p: reusing already allocated queue index %u (%p)",
1185                       (void *)dev, idx, (void *)rxq);
1186                 if (priv->started) {
1187                         priv_unlock(priv);
1188                         return -EEXIST;
1189                 }
1190                 (*priv->rxqs)[idx] = NULL;
1191                 rxq_cleanup(rxq_ctrl);
1192         } else {
1193                 rxq_ctrl = rte_calloc_socket("RXQ", 1, sizeof(*rxq_ctrl) +
1194                                              desc * sizeof(struct rte_mbuf *),
1195                                              0, socket);
1196                 if (rxq_ctrl == NULL) {
1197                         ERROR("%p: unable to allocate queue index %u",
1198                               (void *)dev, idx);
1199                         priv_unlock(priv);
1200                         return -ENOMEM;
1201                 }
1202         }
1203         ret = rxq_ctrl_setup(dev, rxq_ctrl, desc, socket, conf, mp);
1204         if (ret)
1205                 rte_free(rxq_ctrl);
1206         else {
1207                 rxq_ctrl->rxq.stats.idx = idx;
1208                 DEBUG("%p: adding RX queue %p to list",
1209                       (void *)dev, (void *)rxq_ctrl);
1210                 (*priv->rxqs)[idx] = &rxq_ctrl->rxq;
1211                 /* Update receive callback. */
1212                 dev->rx_pkt_burst = mlx5_rx_burst;
1213         }
1214         priv_unlock(priv);
1215         return -ret;
1216 }
1217
1218 /**
1219  * DPDK callback to release a RX queue.
1220  *
1221  * @param dpdk_rxq
1222  *   Generic RX queue pointer.
1223  */
1224 void
1225 mlx5_rx_queue_release(void *dpdk_rxq)
1226 {
1227         struct rxq *rxq = (struct rxq *)dpdk_rxq;
1228         struct rxq_ctrl *rxq_ctrl;
1229         struct priv *priv;
1230         unsigned int i;
1231
1232         if (mlx5_is_secondary())
1233                 return;
1234
1235         if (rxq == NULL)
1236                 return;
1237         rxq_ctrl = container_of(rxq, struct rxq_ctrl, rxq);
1238         priv = rxq_ctrl->priv;
1239         priv_lock(priv);
1240         for (i = 0; (i != priv->rxqs_n); ++i)
1241                 if ((*priv->rxqs)[i] == rxq) {
1242                         DEBUG("%p: removing RX queue %p from list",
1243                               (void *)priv->dev, (void *)rxq_ctrl);
1244                         (*priv->rxqs)[i] = NULL;
1245                         break;
1246                 }
1247         rxq_cleanup(rxq_ctrl);
1248         rte_free(rxq_ctrl);
1249         priv_unlock(priv);
1250 }
1251
1252 /**
1253  * DPDK callback for RX in secondary processes.
1254  *
1255  * This function configures all queues from primary process information
1256  * if necessary before reverting to the normal RX burst callback.
1257  *
1258  * @param dpdk_rxq
1259  *   Generic pointer to RX queue structure.
1260  * @param[out] pkts
1261  *   Array to store received packets.
1262  * @param pkts_n
1263  *   Maximum number of packets in array.
1264  *
1265  * @return
1266  *   Number of packets successfully received (<= pkts_n).
1267  */
1268 uint16_t
1269 mlx5_rx_burst_secondary_setup(void *dpdk_rxq, struct rte_mbuf **pkts,
1270                               uint16_t pkts_n)
1271 {
1272         struct rxq *rxq = dpdk_rxq;
1273         struct rxq_ctrl *rxq_ctrl = container_of(rxq, struct rxq_ctrl, rxq);
1274         struct priv *priv = mlx5_secondary_data_setup(rxq_ctrl->priv);
1275         struct priv *primary_priv;
1276         unsigned int index;
1277
1278         if (priv == NULL)
1279                 return 0;
1280         primary_priv =
1281                 mlx5_secondary_data[priv->dev->data->port_id].primary_priv;
1282         /* Look for queue index in both private structures. */
1283         for (index = 0; index != priv->rxqs_n; ++index)
1284                 if (((*primary_priv->rxqs)[index] == rxq) ||
1285                     ((*priv->rxqs)[index] == rxq))
1286                         break;
1287         if (index == priv->rxqs_n)
1288                 return 0;
1289         rxq = (*priv->rxqs)[index];
1290         return priv->dev->rx_pkt_burst(rxq, pkts, pkts_n);
1291 }