3f659d293c8adccac0562329b27dce55d784d4aa
[dpdk.git] / drivers / net / mlx5 / mlx5_rxtx.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_RXTX_H_
7 #define RTE_PMD_MLX5_RXTX_H_
8
9 #include <stddef.h>
10 #include <stdint.h>
11 #include <sys/queue.h>
12
13 /* Verbs header. */
14 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
15 #ifdef PEDANTIC
16 #pragma GCC diagnostic ignored "-Wpedantic"
17 #endif
18 #include <infiniband/verbs.h>
19 #include <infiniband/mlx5dv.h>
20 #ifdef PEDANTIC
21 #pragma GCC diagnostic error "-Wpedantic"
22 #endif
23
24 #include <rte_mbuf.h>
25 #include <rte_mempool.h>
26 #include <rte_common.h>
27 #include <rte_hexdump.h>
28 #include <rte_atomic.h>
29 #include <rte_spinlock.h>
30 #include <rte_io.h>
31 #include <rte_bus_pci.h>
32 #include <rte_malloc.h>
33
34 #include "mlx5_utils.h"
35 #include "mlx5.h"
36 #include "mlx5_mr.h"
37 #include "mlx5_autoconf.h"
38 #include "mlx5_defs.h"
39 #include "mlx5_prm.h"
40 #include "mlx5_glue.h"
41
42 /* Support tunnel matching. */
43 #define MLX5_FLOW_TUNNEL 10
44
45 struct mlx5_rxq_stats {
46 #ifdef MLX5_PMD_SOFT_COUNTERS
47         uint64_t ipackets; /**< Total of successfully received packets. */
48         uint64_t ibytes; /**< Total of successfully received bytes. */
49 #endif
50         uint64_t idropped; /**< Total of packets dropped when RX ring full. */
51         uint64_t rx_nombuf; /**< Total of RX mbuf allocation failures. */
52 };
53
54 struct mlx5_txq_stats {
55 #ifdef MLX5_PMD_SOFT_COUNTERS
56         uint64_t opackets; /**< Total of successfully sent packets. */
57         uint64_t obytes; /**< Total of successfully sent bytes. */
58 #endif
59         uint64_t oerrors; /**< Total number of failed transmitted packets. */
60 };
61
62 struct mlx5_priv;
63
64 /* Compressed CQE context. */
65 struct rxq_zip {
66         uint16_t ai; /* Array index. */
67         uint16_t ca; /* Current array index. */
68         uint16_t na; /* Next array index. */
69         uint16_t cq_ci; /* The next CQE. */
70         uint32_t cqe_cnt; /* Number of CQEs. */
71 };
72
73 /* Multi-Packet RQ buffer header. */
74 struct mlx5_mprq_buf {
75         struct rte_mempool *mp;
76         rte_atomic16_t refcnt; /* Atomically accessed refcnt. */
77         uint8_t pad[RTE_PKTMBUF_HEADROOM]; /* Headroom for the first packet. */
78         struct rte_mbuf_ext_shared_info shinfos[];
79         /*
80          * Shared information per stride.
81          * More memory will be allocated for the first stride head-room and for
82          * the strides data.
83          */
84 } __rte_cache_aligned;
85
86 /* Get pointer to the first stride. */
87 #define mlx5_mprq_buf_addr(ptr, strd_n) (RTE_PTR_ADD((ptr), \
88                                 sizeof(struct mlx5_mprq_buf) + \
89                                 (strd_n) * \
90                                 sizeof(struct rte_mbuf_ext_shared_info) + \
91                                 RTE_PKTMBUF_HEADROOM))
92
93 #define MLX5_MIN_SINGLE_STRIDE_LOG_NUM_BYTES 6
94 #define MLX5_MIN_SINGLE_WQE_LOG_NUM_STRIDES 9
95
96 enum mlx5_rxq_err_state {
97         MLX5_RXQ_ERR_STATE_NO_ERROR = 0,
98         MLX5_RXQ_ERR_STATE_NEED_RESET,
99         MLX5_RXQ_ERR_STATE_NEED_READY,
100 };
101
102 /* RX queue descriptor. */
103 struct mlx5_rxq_data {
104         unsigned int csum:1; /* Enable checksum offloading. */
105         unsigned int hw_timestamp:1; /* Enable HW timestamp. */
106         unsigned int vlan_strip:1; /* Enable VLAN stripping. */
107         unsigned int crc_present:1; /* CRC must be subtracted. */
108         unsigned int sges_n:3; /* Log 2 of SGEs (max buffers per packet). */
109         unsigned int cqe_n:4; /* Log 2 of CQ elements. */
110         unsigned int elts_n:4; /* Log 2 of Mbufs. */
111         unsigned int rss_hash:1; /* RSS hash result is enabled. */
112         unsigned int mark:1; /* Marked flow available on the queue. */
113         unsigned int strd_num_n:5; /* Log 2 of the number of stride. */
114         unsigned int strd_sz_n:4; /* Log 2 of stride size. */
115         unsigned int strd_shift_en:1; /* Enable 2bytes shift on a stride. */
116         unsigned int err_state:2; /* enum mlx5_rxq_err_state. */
117         unsigned int strd_headroom_en:1; /* Enable mbuf headroom in MPRQ. */
118         unsigned int lro:1; /* Enable LRO. */
119         unsigned int :1; /* Remaining bits. */
120         volatile uint32_t *rq_db;
121         volatile uint32_t *cq_db;
122         uint16_t port_id;
123         uint32_t rq_ci;
124         uint16_t consumed_strd; /* Number of consumed strides in WQE. */
125         uint32_t rq_pi;
126         uint32_t cq_ci;
127         uint16_t rq_repl_thresh; /* Threshold for buffer replenishment. */
128         union {
129                 struct rxq_zip zip; /* Compressed context. */
130                 uint16_t decompressed;
131                 /* Number of ready mbufs decompressed from the CQ. */
132         };
133         struct mlx5_mr_ctrl mr_ctrl; /* MR control descriptor. */
134         uint16_t mprq_max_memcpy_len; /* Maximum size of packet to memcpy. */
135         volatile void *wqes;
136         volatile struct mlx5_cqe(*cqes)[];
137         RTE_STD_C11
138         union  {
139                 struct rte_mbuf *(*elts)[];
140                 struct mlx5_mprq_buf *(*mprq_bufs)[];
141         };
142         struct rte_mempool *mp;
143         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
144         struct mlx5_mprq_buf *mprq_repl; /* Stashed mbuf for replenish. */
145         uint16_t idx; /* Queue index. */
146         struct mlx5_rxq_stats stats;
147         rte_xmm_t mbuf_initializer; /* Default rearm/flags for vectorized Rx. */
148         struct rte_mbuf fake_mbuf; /* elts padding for vectorized Rx. */
149         void *cq_uar; /* CQ user access region. */
150         uint32_t cqn; /* CQ number. */
151         uint8_t cq_arm_sn; /* CQ arm seq number. */
152 #ifndef RTE_ARCH_64
153         rte_spinlock_t *uar_lock_cq;
154         /* CQ (UAR) access lock required for 32bit implementations */
155 #endif
156         uint32_t tunnel; /* Tunnel information. */
157 } __rte_cache_aligned;
158
159 enum mlx5_rxq_obj_type {
160         MLX5_RXQ_OBJ_TYPE_IBV,          /* mlx5_rxq_obj with ibv_wq. */
161         MLX5_RXQ_OBJ_TYPE_DEVX_RQ,      /* mlx5_rxq_obj with mlx5_devx_rq. */
162         MLX5_RXQ_OBJ_TYPE_DEVX_HAIRPIN,
163         /* mlx5_rxq_obj with mlx5_devx_rq and hairpin support. */
164 };
165
166 enum mlx5_rxq_type {
167         MLX5_RXQ_TYPE_STANDARD, /* Standard Rx queue. */
168         MLX5_RXQ_TYPE_HAIRPIN, /* Hairpin Rx queue. */
169         MLX5_RXQ_TYPE_UNDEFINED,
170 };
171
172 /* Verbs/DevX Rx queue elements. */
173 struct mlx5_rxq_obj {
174         LIST_ENTRY(mlx5_rxq_obj) next; /* Pointer to the next element. */
175         rte_atomic32_t refcnt; /* Reference counter. */
176         struct mlx5_rxq_ctrl *rxq_ctrl; /* Back pointer to parent. */
177         struct ibv_cq *cq; /* Completion Queue. */
178         enum mlx5_rxq_obj_type type;
179         RTE_STD_C11
180         union {
181                 struct ibv_wq *wq; /* Work Queue. */
182                 struct mlx5_devx_obj *rq; /* DevX object for Rx Queue. */
183         };
184         struct ibv_comp_channel *channel;
185 };
186
187 /* RX queue control descriptor. */
188 struct mlx5_rxq_ctrl {
189         struct mlx5_rxq_data rxq; /* Data path structure. */
190         LIST_ENTRY(mlx5_rxq_ctrl) next; /* Pointer to the next element. */
191         rte_atomic32_t refcnt; /* Reference counter. */
192         struct mlx5_rxq_obj *obj; /* Verbs/DevX elements. */
193         struct mlx5_priv *priv; /* Back pointer to private data. */
194         enum mlx5_rxq_type type; /* Rxq type. */
195         unsigned int socket; /* CPU socket ID for allocations. */
196         unsigned int irq:1; /* Whether IRQ is enabled. */
197         unsigned int dbr_umem_id_valid:1; /* dbr_umem_id holds a valid value. */
198         uint32_t flow_mark_n; /* Number of Mark/Flag flows using this Queue. */
199         uint32_t flow_tunnels_n[MLX5_FLOW_TUNNEL]; /* Tunnels counters. */
200         uint32_t wqn; /* WQ number. */
201         uint16_t dump_file_n; /* Number of dump files. */
202         uint32_t dbr_umem_id; /* Storing door-bell information, */
203         uint64_t dbr_offset;  /* needed when freeing door-bell. */
204         struct mlx5dv_devx_umem *wq_umem; /* WQ buffer registration info. */
205         struct rte_eth_hairpin_conf hairpin_conf; /* Hairpin configuration. */
206 };
207
208 enum mlx5_ind_tbl_type {
209         MLX5_IND_TBL_TYPE_IBV,
210         MLX5_IND_TBL_TYPE_DEVX,
211 };
212
213 /* Indirection table. */
214 struct mlx5_ind_table_obj {
215         LIST_ENTRY(mlx5_ind_table_obj) next; /* Pointer to the next element. */
216         rte_atomic32_t refcnt; /* Reference counter. */
217         enum mlx5_ind_tbl_type type;
218         RTE_STD_C11
219         union {
220                 struct ibv_rwq_ind_table *ind_table; /**< Indirection table. */
221                 struct mlx5_devx_obj *rqt; /* DevX RQT object. */
222         };
223         uint32_t queues_n; /**< Number of queues in the list. */
224         uint16_t queues[]; /**< Queue list. */
225 };
226
227 /* Hash Rx queue. */
228 struct mlx5_hrxq {
229         LIST_ENTRY(mlx5_hrxq) next; /* Pointer to the next element. */
230         rte_atomic32_t refcnt; /* Reference counter. */
231         struct mlx5_ind_table_obj *ind_table; /* Indirection table. */
232         RTE_STD_C11
233         union {
234                 struct ibv_qp *qp; /* Verbs queue pair. */
235                 struct mlx5_devx_obj *tir; /* DevX TIR object. */
236         };
237 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
238         void *action; /* DV QP action pointer. */
239 #endif
240         uint64_t hash_fields; /* Verbs Hash fields. */
241         uint32_t rss_key_len; /* Hash key length in bytes. */
242         uint8_t rss_key[]; /* Hash key. */
243 };
244
245 /* TX queue send local data. */
246 __extension__
247 struct mlx5_txq_local {
248         struct mlx5_wqe *wqe_last; /* last sent WQE pointer. */
249         struct rte_mbuf *mbuf; /* first mbuf to process. */
250         uint16_t pkts_copy; /* packets copied to elts. */
251         uint16_t pkts_sent; /* packets sent. */
252         uint16_t pkts_loop; /* packets sent on loop entry. */
253         uint16_t elts_free; /* available elts remain. */
254         uint16_t wqe_free; /* available wqe remain. */
255         uint16_t mbuf_off; /* data offset in current mbuf. */
256         uint16_t mbuf_nseg; /* number of remaining mbuf. */
257 };
258
259 /* TX queue descriptor. */
260 __extension__
261 struct mlx5_txq_data {
262         uint16_t elts_head; /* Current counter in (*elts)[]. */
263         uint16_t elts_tail; /* Counter of first element awaiting completion. */
264         uint16_t elts_comp; /* elts index since last completion request. */
265         uint16_t elts_s; /* Number of mbuf elements. */
266         uint16_t elts_m; /* Mask for mbuf elements indices. */
267         /* Fields related to elts mbuf storage. */
268         uint16_t wqe_ci; /* Consumer index for work queue. */
269         uint16_t wqe_pi; /* Producer index for work queue. */
270         uint16_t wqe_s; /* Number of WQ elements. */
271         uint16_t wqe_m; /* Mask Number for WQ elements. */
272         uint16_t wqe_comp; /* WQE index since last completion request. */
273         uint16_t wqe_thres; /* WQE threshold to request completion in CQ. */
274         /* WQ related fields. */
275         uint16_t cq_ci; /* Consumer index for completion queue. */
276         uint16_t cq_pi; /* Production index for completion queue. */
277         uint16_t cqe_s; /* Number of CQ elements. */
278         uint16_t cqe_m; /* Mask for CQ indices. */
279         /* CQ related fields. */
280         uint16_t elts_n:4; /* elts[] length (in log2). */
281         uint16_t cqe_n:4; /* Number of CQ elements (in log2). */
282         uint16_t wqe_n:4; /* Number of WQ elements (in log2). */
283         uint16_t tso_en:1; /* When set hardware TSO is enabled. */
284         uint16_t tunnel_en:1;
285         /* When set TX offload for tunneled packets are supported. */
286         uint16_t swp_en:1; /* Whether SW parser is enabled. */
287         uint16_t vlan_en:1; /* VLAN insertion in WQE is supported. */
288         uint16_t db_nc:1; /* Doorbell mapped to non-cached region. */
289         uint16_t db_heu:1; /* Doorbell heuristic write barrier. */
290         uint16_t inlen_send; /* Ordinary send data inline size. */
291         uint16_t inlen_empw; /* eMPW max packet size to inline. */
292         uint16_t inlen_mode; /* Minimal data length to inline. */
293         uint32_t qp_num_8s; /* QP number shifted by 8. */
294         uint64_t offloads; /* Offloads for Tx Queue. */
295         struct mlx5_mr_ctrl mr_ctrl; /* MR control descriptor. */
296         struct mlx5_wqe *wqes; /* Work queue. */
297         struct mlx5_wqe *wqes_end; /* Work queue array limit. */
298 #ifdef NDEBUG
299         uint16_t *fcqs; /* Free completion queue. */
300 #else
301         uint32_t *fcqs; /* Free completion queue (debug extended). */
302 #endif
303         volatile struct mlx5_cqe *cqes; /* Completion queue. */
304         volatile uint32_t *qp_db; /* Work queue doorbell. */
305         volatile uint32_t *cq_db; /* Completion queue doorbell. */
306         uint16_t port_id; /* Port ID of device. */
307         uint16_t idx; /* Queue index. */
308         struct mlx5_txq_stats stats; /* TX queue counters. */
309 #ifndef RTE_ARCH_64
310         rte_spinlock_t *uar_lock;
311         /* UAR access lock required for 32bit implementations */
312 #endif
313         struct rte_mbuf *elts[0];
314         /* Storage for queued packets, must be the last field. */
315 } __rte_cache_aligned;
316
317 enum mlx5_txq_obj_type {
318         MLX5_TXQ_OBJ_TYPE_IBV,          /* mlx5_txq_obj with ibv_wq. */
319         MLX5_TXQ_OBJ_TYPE_DEVX_HAIRPIN,
320         /* mlx5_txq_obj with mlx5_devx_tq and hairpin support. */
321 };
322
323 enum mlx5_txq_type {
324         MLX5_TXQ_TYPE_STANDARD, /* Standard Tx queue. */
325         MLX5_TXQ_TYPE_HAIRPIN, /* Hairpin Rx queue. */
326 };
327
328 /* Verbs/DevX Tx queue elements. */
329 struct mlx5_txq_obj {
330         LIST_ENTRY(mlx5_txq_obj) next; /* Pointer to the next element. */
331         rte_atomic32_t refcnt; /* Reference counter. */
332         struct mlx5_txq_ctrl *txq_ctrl; /* Pointer to the control queue. */
333         enum mlx5_txq_obj_type type; /* The txq object type. */
334         RTE_STD_C11
335         union {
336                 struct {
337                         struct ibv_cq *cq; /* Completion Queue. */
338                         struct ibv_qp *qp; /* Queue Pair. */
339                 };
340                 struct {
341                         struct mlx5_devx_obj *sq;
342                         /* DevX object for Sx queue. */
343                         struct mlx5_devx_obj *tis; /* The TIS object. */
344                 };
345         };
346 };
347
348 /* TX queue control descriptor. */
349 struct mlx5_txq_ctrl {
350         LIST_ENTRY(mlx5_txq_ctrl) next; /* Pointer to the next element. */
351         rte_atomic32_t refcnt; /* Reference counter. */
352         unsigned int socket; /* CPU socket ID for allocations. */
353         enum mlx5_txq_type type; /* The txq ctrl type. */
354         unsigned int max_inline_data; /* Max inline data. */
355         unsigned int max_tso_header; /* Max TSO header size. */
356         struct mlx5_txq_obj *obj; /* Verbs/DevX queue object. */
357         struct mlx5_priv *priv; /* Back pointer to private data. */
358         off_t uar_mmap_offset; /* UAR mmap offset for non-primary process. */
359         void *bf_reg; /* BlueFlame register from Verbs. */
360         uint16_t dump_file_n; /* Number of dump files. */
361         struct rte_eth_hairpin_conf hairpin_conf; /* Hairpin configuration. */
362         struct mlx5_txq_data txq; /* Data path structure. */
363         /* Must be the last field in the structure, contains elts[]. */
364 };
365
366 #define MLX5_TX_BFREG(txq) \
367                 (MLX5_PROC_PRIV((txq)->port_id)->uar_table[(txq)->idx])
368
369 /* mlx5_rxq.c */
370
371 extern uint8_t rss_hash_default_key[];
372
373 int mlx5_check_mprq_support(struct rte_eth_dev *dev);
374 int mlx5_rxq_mprq_enabled(struct mlx5_rxq_data *rxq);
375 int mlx5_mprq_enabled(struct rte_eth_dev *dev);
376 int mlx5_mprq_free_mp(struct rte_eth_dev *dev);
377 int mlx5_mprq_alloc_mp(struct rte_eth_dev *dev);
378 int mlx5_rx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
379                         unsigned int socket, const struct rte_eth_rxconf *conf,
380                         struct rte_mempool *mp);
381 int mlx5_rx_hairpin_queue_setup
382         (struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
383          const struct rte_eth_hairpin_conf *hairpin_conf);
384 void mlx5_rx_queue_release(void *dpdk_rxq);
385 int mlx5_rx_intr_vec_enable(struct rte_eth_dev *dev);
386 void mlx5_rx_intr_vec_disable(struct rte_eth_dev *dev);
387 int mlx5_rx_intr_enable(struct rte_eth_dev *dev, uint16_t rx_queue_id);
388 int mlx5_rx_intr_disable(struct rte_eth_dev *dev, uint16_t rx_queue_id);
389 struct mlx5_rxq_obj *mlx5_rxq_obj_new(struct rte_eth_dev *dev, uint16_t idx,
390                                       enum mlx5_rxq_obj_type type);
391 int mlx5_rxq_obj_verify(struct rte_eth_dev *dev);
392 struct mlx5_rxq_ctrl *mlx5_rxq_new(struct rte_eth_dev *dev, uint16_t idx,
393                                    uint16_t desc, unsigned int socket,
394                                    const struct rte_eth_rxconf *conf,
395                                    struct rte_mempool *mp);
396 struct mlx5_rxq_ctrl *mlx5_rxq_hairpin_new
397         (struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
398          const struct rte_eth_hairpin_conf *hairpin_conf);
399 struct mlx5_rxq_ctrl *mlx5_rxq_get(struct rte_eth_dev *dev, uint16_t idx);
400 int mlx5_rxq_release(struct rte_eth_dev *dev, uint16_t idx);
401 int mlx5_rxq_verify(struct rte_eth_dev *dev);
402 int rxq_alloc_elts(struct mlx5_rxq_ctrl *rxq_ctrl);
403 int mlx5_ind_table_obj_verify(struct rte_eth_dev *dev);
404 struct mlx5_hrxq *mlx5_hrxq_new(struct rte_eth_dev *dev,
405                                 const uint8_t *rss_key, uint32_t rss_key_len,
406                                 uint64_t hash_fields,
407                                 const uint16_t *queues, uint32_t queues_n,
408                                 int tunnel __rte_unused);
409 struct mlx5_hrxq *mlx5_hrxq_get(struct rte_eth_dev *dev,
410                                 const uint8_t *rss_key, uint32_t rss_key_len,
411                                 uint64_t hash_fields,
412                                 const uint16_t *queues, uint32_t queues_n);
413 int mlx5_hrxq_release(struct rte_eth_dev *dev, struct mlx5_hrxq *hxrq);
414 int mlx5_hrxq_verify(struct rte_eth_dev *dev);
415 enum mlx5_rxq_type mlx5_rxq_get_type(struct rte_eth_dev *dev, uint16_t idx);
416 struct mlx5_hrxq *mlx5_hrxq_drop_new(struct rte_eth_dev *dev);
417 void mlx5_hrxq_drop_release(struct rte_eth_dev *dev);
418 uint64_t mlx5_get_rx_port_offloads(void);
419 uint64_t mlx5_get_rx_queue_offloads(struct rte_eth_dev *dev);
420
421 /* mlx5_txq.c */
422
423 int mlx5_tx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
424                         unsigned int socket, const struct rte_eth_txconf *conf);
425 int mlx5_tx_hairpin_queue_setup
426         (struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
427          const struct rte_eth_hairpin_conf *hairpin_conf);
428 void mlx5_tx_queue_release(void *dpdk_txq);
429 int mlx5_tx_uar_init_secondary(struct rte_eth_dev *dev, int fd);
430 struct mlx5_txq_obj *mlx5_txq_obj_new(struct rte_eth_dev *dev, uint16_t idx,
431                                       enum mlx5_txq_obj_type type);
432 struct mlx5_txq_obj *mlx5_txq_obj_get(struct rte_eth_dev *dev, uint16_t idx);
433 int mlx5_txq_obj_release(struct mlx5_txq_obj *txq_ibv);
434 int mlx5_txq_obj_verify(struct rte_eth_dev *dev);
435 struct mlx5_txq_ctrl *mlx5_txq_new(struct rte_eth_dev *dev, uint16_t idx,
436                                    uint16_t desc, unsigned int socket,
437                                    const struct rte_eth_txconf *conf);
438 struct mlx5_txq_ctrl *mlx5_txq_hairpin_new
439         (struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
440          const struct rte_eth_hairpin_conf *hairpin_conf);
441 struct mlx5_txq_ctrl *mlx5_txq_get(struct rte_eth_dev *dev, uint16_t idx);
442 int mlx5_txq_release(struct rte_eth_dev *dev, uint16_t idx);
443 int mlx5_txq_releasable(struct rte_eth_dev *dev, uint16_t idx);
444 int mlx5_txq_verify(struct rte_eth_dev *dev);
445 void txq_alloc_elts(struct mlx5_txq_ctrl *txq_ctrl);
446 void txq_free_elts(struct mlx5_txq_ctrl *txq_ctrl);
447 uint64_t mlx5_get_tx_port_offloads(struct rte_eth_dev *dev);
448
449 /* mlx5_rxtx.c */
450
451 extern uint32_t mlx5_ptype_table[];
452 extern uint8_t mlx5_cksum_table[];
453 extern uint8_t mlx5_swp_types_table[];
454
455 void mlx5_set_ptype_table(void);
456 void mlx5_set_cksum_table(void);
457 void mlx5_set_swp_types_table(void);
458 uint16_t mlx5_rx_burst(void *dpdk_rxq, struct rte_mbuf **pkts, uint16_t pkts_n);
459 void mlx5_rxq_initialize(struct mlx5_rxq_data *rxq);
460 __rte_noinline int mlx5_rx_err_handle(struct mlx5_rxq_data *rxq, uint8_t vec);
461 void mlx5_mprq_buf_free_cb(void *addr, void *opaque);
462 void mlx5_mprq_buf_free(struct mlx5_mprq_buf *buf);
463 uint16_t mlx5_rx_burst_mprq(void *dpdk_rxq, struct rte_mbuf **pkts,
464                             uint16_t pkts_n);
465 uint16_t removed_tx_burst(void *dpdk_txq, struct rte_mbuf **pkts,
466                           uint16_t pkts_n);
467 uint16_t removed_rx_burst(void *dpdk_rxq, struct rte_mbuf **pkts,
468                           uint16_t pkts_n);
469 int mlx5_rx_descriptor_status(void *rx_queue, uint16_t offset);
470 int mlx5_tx_descriptor_status(void *tx_queue, uint16_t offset);
471 uint32_t mlx5_rx_queue_count(struct rte_eth_dev *dev, uint16_t rx_queue_id);
472 void mlx5_dump_debug_information(const char *path, const char *title,
473                                  const void *buf, unsigned int len);
474 int mlx5_queue_state_modify_primary(struct rte_eth_dev *dev,
475                         const struct mlx5_mp_arg_queue_state_modify *sm);
476
477 /* Vectorized version of mlx5_rxtx.c */
478 int mlx5_rxq_check_vec_support(struct mlx5_rxq_data *rxq_data);
479 int mlx5_check_vec_rx_support(struct rte_eth_dev *dev);
480 uint16_t mlx5_rx_burst_vec(void *dpdk_txq, struct rte_mbuf **pkts,
481                            uint16_t pkts_n);
482
483 /* mlx5_mr.c */
484
485 void mlx5_mr_flush_local_cache(struct mlx5_mr_ctrl *mr_ctrl);
486 uint32_t mlx5_rx_addr2mr_bh(struct mlx5_rxq_data *rxq, uintptr_t addr);
487 uint32_t mlx5_tx_mb2mr_bh(struct mlx5_txq_data *txq, struct rte_mbuf *mb);
488 uint32_t mlx5_tx_update_ext_mp(struct mlx5_txq_data *txq, uintptr_t addr,
489                                struct rte_mempool *mp);
490 int mlx5_dma_map(struct rte_pci_device *pdev, void *addr, uint64_t iova,
491                  size_t len);
492 int mlx5_dma_unmap(struct rte_pci_device *pdev, void *addr, uint64_t iova,
493                    size_t len);
494
495 /**
496  * Provide safe 64bit store operation to mlx5 UAR region for both 32bit and
497  * 64bit architectures.
498  *
499  * @param val
500  *   value to write in CPU endian format.
501  * @param addr
502  *   Address to write to.
503  * @param lock
504  *   Address of the lock to use for that UAR access.
505  */
506 static __rte_always_inline void
507 __mlx5_uar_write64_relaxed(uint64_t val, void *addr,
508                            rte_spinlock_t *lock __rte_unused)
509 {
510 #ifdef RTE_ARCH_64
511         *(uint64_t *)addr = val;
512 #else /* !RTE_ARCH_64 */
513         rte_spinlock_lock(lock);
514         *(uint32_t *)addr = val;
515         rte_io_wmb();
516         *((uint32_t *)addr + 1) = val >> 32;
517         rte_spinlock_unlock(lock);
518 #endif
519 }
520
521 /**
522  * Provide safe 64bit store operation to mlx5 UAR region for both 32bit and
523  * 64bit architectures while guaranteeing the order of execution with the
524  * code being executed.
525  *
526  * @param val
527  *   value to write in CPU endian format.
528  * @param addr
529  *   Address to write to.
530  * @param lock
531  *   Address of the lock to use for that UAR access.
532  */
533 static __rte_always_inline void
534 __mlx5_uar_write64(uint64_t val, void *addr, rte_spinlock_t *lock)
535 {
536         rte_io_wmb();
537         __mlx5_uar_write64_relaxed(val, addr, lock);
538 }
539
540 /* Assist macros, used instead of directly calling the functions they wrap. */
541 #ifdef RTE_ARCH_64
542 #define mlx5_uar_write64_relaxed(val, dst, lock) \
543                 __mlx5_uar_write64_relaxed(val, dst, NULL)
544 #define mlx5_uar_write64(val, dst, lock) __mlx5_uar_write64(val, dst, NULL)
545 #else
546 #define mlx5_uar_write64_relaxed(val, dst, lock) \
547                 __mlx5_uar_write64_relaxed(val, dst, lock)
548 #define mlx5_uar_write64(val, dst, lock) __mlx5_uar_write64(val, dst, lock)
549 #endif
550
551 /* CQE status. */
552 enum mlx5_cqe_status {
553         MLX5_CQE_STATUS_SW_OWN = -1,
554         MLX5_CQE_STATUS_HW_OWN = -2,
555         MLX5_CQE_STATUS_ERR = -3,
556 };
557
558 /**
559  * Check whether CQE is valid.
560  *
561  * @param cqe
562  *   Pointer to CQE.
563  * @param cqes_n
564  *   Size of completion queue.
565  * @param ci
566  *   Consumer index.
567  *
568  * @return
569  *   The CQE status.
570  */
571 static __rte_always_inline enum mlx5_cqe_status
572 check_cqe(volatile struct mlx5_cqe *cqe, const uint16_t cqes_n,
573           const uint16_t ci)
574 {
575         const uint16_t idx = ci & cqes_n;
576         const uint8_t op_own = cqe->op_own;
577         const uint8_t op_owner = MLX5_CQE_OWNER(op_own);
578         const uint8_t op_code = MLX5_CQE_OPCODE(op_own);
579
580         if (unlikely((op_owner != (!!(idx))) || (op_code == MLX5_CQE_INVALID)))
581                 return MLX5_CQE_STATUS_HW_OWN;
582         rte_cio_rmb();
583         if (unlikely(op_code == MLX5_CQE_RESP_ERR ||
584                      op_code == MLX5_CQE_REQ_ERR))
585                 return MLX5_CQE_STATUS_ERR;
586         return MLX5_CQE_STATUS_SW_OWN;
587 }
588
589 /**
590  * Get Memory Pool (MP) from mbuf. If mbuf is indirect, the pool from which the
591  * cloned mbuf is allocated is returned instead.
592  *
593  * @param buf
594  *   Pointer to mbuf.
595  *
596  * @return
597  *   Memory pool where data is located for given mbuf.
598  */
599 static inline struct rte_mempool *
600 mlx5_mb2mp(struct rte_mbuf *buf)
601 {
602         if (unlikely(RTE_MBUF_CLONED(buf)))
603                 return rte_mbuf_from_indirect(buf)->pool;
604         return buf->pool;
605 }
606
607 /**
608  * Query LKey from a packet buffer for Rx. No need to flush local caches for Rx
609  * as mempool is pre-configured and static.
610  *
611  * @param rxq
612  *   Pointer to Rx queue structure.
613  * @param addr
614  *   Address to search.
615  *
616  * @return
617  *   Searched LKey on success, UINT32_MAX on no match.
618  */
619 static __rte_always_inline uint32_t
620 mlx5_rx_addr2mr(struct mlx5_rxq_data *rxq, uintptr_t addr)
621 {
622         struct mlx5_mr_ctrl *mr_ctrl = &rxq->mr_ctrl;
623         uint32_t lkey;
624
625         /* Linear search on MR cache array. */
626         lkey = mlx5_mr_lookup_cache(mr_ctrl->cache, &mr_ctrl->mru,
627                                     MLX5_MR_CACHE_N, addr);
628         if (likely(lkey != UINT32_MAX))
629                 return lkey;
630         /* Take slower bottom-half (Binary Search) on miss. */
631         return mlx5_rx_addr2mr_bh(rxq, addr);
632 }
633
634 #define mlx5_rx_mb2mr(rxq, mb) mlx5_rx_addr2mr(rxq, (uintptr_t)((mb)->buf_addr))
635
636 /**
637  * Query LKey from a packet buffer for Tx. If not found, add the mempool.
638  *
639  * @param txq
640  *   Pointer to Tx queue structure.
641  * @param addr
642  *   Address to search.
643  *
644  * @return
645  *   Searched LKey on success, UINT32_MAX on no match.
646  */
647 static __rte_always_inline uint32_t
648 mlx5_tx_mb2mr(struct mlx5_txq_data *txq, struct rte_mbuf *mb)
649 {
650         struct mlx5_mr_ctrl *mr_ctrl = &txq->mr_ctrl;
651         uintptr_t addr = (uintptr_t)mb->buf_addr;
652         uint32_t lkey;
653
654         /* Check generation bit to see if there's any change on existing MRs. */
655         if (unlikely(*mr_ctrl->dev_gen_ptr != mr_ctrl->cur_gen))
656                 mlx5_mr_flush_local_cache(mr_ctrl);
657         /* Linear search on MR cache array. */
658         lkey = mlx5_mr_lookup_cache(mr_ctrl->cache, &mr_ctrl->mru,
659                                     MLX5_MR_CACHE_N, addr);
660         if (likely(lkey != UINT32_MAX))
661                 return lkey;
662         /* Take slower bottom-half on miss. */
663         return mlx5_tx_mb2mr_bh(txq, mb);
664 }
665
666 /**
667  * Ring TX queue doorbell and flush the update if requested.
668  *
669  * @param txq
670  *   Pointer to TX queue structure.
671  * @param wqe
672  *   Pointer to the last WQE posted in the NIC.
673  * @param cond
674  *   Request for write memory barrier after BlueFlame update.
675  */
676 static __rte_always_inline void
677 mlx5_tx_dbrec_cond_wmb(struct mlx5_txq_data *txq, volatile struct mlx5_wqe *wqe,
678                        int cond)
679 {
680         uint64_t *dst = MLX5_TX_BFREG(txq);
681         volatile uint64_t *src = ((volatile uint64_t *)wqe);
682
683         rte_cio_wmb();
684         *txq->qp_db = rte_cpu_to_be_32(txq->wqe_ci);
685         /* Ensure ordering between DB record and BF copy. */
686         rte_wmb();
687         mlx5_uar_write64_relaxed(*src, dst, txq->uar_lock);
688         if (cond)
689                 rte_wmb();
690 }
691
692 /**
693  * Ring TX queue doorbell and flush the update by write memory barrier.
694  *
695  * @param txq
696  *   Pointer to TX queue structure.
697  * @param wqe
698  *   Pointer to the last WQE posted in the NIC.
699  */
700 static __rte_always_inline void
701 mlx5_tx_dbrec(struct mlx5_txq_data *txq, volatile struct mlx5_wqe *wqe)
702 {
703         mlx5_tx_dbrec_cond_wmb(txq, wqe, 1);
704 }
705
706 #endif /* RTE_PMD_MLX5_RXTX_H_ */