regex/mlx5: support enqueue
[dpdk.git] / drivers / regex / mlx5 / mlx5_regex.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2020 Mellanox Technologies, Ltd
3  */
4
5 #ifndef MLX5_REGEX_H
6 #define MLX5_REGEX_H
7
8 #include <rte_regexdev.h>
9
10 #include <infiniband/verbs.h>
11 #include <infiniband/mlx5dv.h>
12
13 #include <mlx5_common.h>
14
15 #include "mlx5_rxp.h"
16
17 struct mlx5_regex_sq {
18         uint16_t log_nb_desc; /* Log 2 number of desc for this object. */
19         struct mlx5_devx_obj *obj; /* The SQ DevX object. */
20         int64_t dbr_offset; /* Door bell record offset. */
21         uint32_t dbr_umem; /* Door bell record umem id. */
22         uint8_t *wqe; /* The SQ ring buffer. */
23         struct mlx5dv_devx_umem *wqe_umem; /* SQ buffer umem. */
24         size_t pi, db_pi;
25         size_t ci;
26         uint32_t sqn;
27         uint32_t *dbr;
28 };
29
30 struct mlx5_regex_cq {
31         uint32_t log_nb_desc; /* Log 2 number of desc for this object. */
32         struct mlx5_devx_obj *obj; /* The CQ DevX object. */
33         int64_t dbr_offset; /* Door bell record offset. */
34         uint32_t dbr_umem; /* Door bell record umem id. */
35         volatile struct mlx5_cqe *cqe; /* The CQ ring buffer. */
36         struct mlx5dv_devx_umem *cqe_umem; /* CQ buffer umem. */
37         uint32_t *dbr;
38 };
39
40 struct mlx5_regex_qp {
41         uint32_t flags; /* QP user flags. */
42         uint32_t nb_desc; /* Total number of desc for this qp. */
43         struct mlx5_regex_sq *sqs; /* Pointer to sq array. */
44         uint16_t nb_obj; /* Number of sq objects. */
45         struct mlx5_regex_cq cq; /* CQ struct. */
46         uint32_t free_sqs;
47         struct mlx5_regex_job *jobs;
48         struct ibv_mr *metadata;
49         struct ibv_mr *inputs;
50         struct ibv_mr *outputs;
51         size_t ci, pi;
52 };
53
54 struct mlx5_regex_db {
55         void *ptr; /* Pointer to the db memory. */
56         uint32_t len; /* The memory len. */
57         bool active; /* Active flag. */
58         uint8_t db_assigned_to_eng_num;
59         /**< To which engine the db is connected. */
60         struct mlx5_regex_umem umem;
61         /**< The umem struct. */
62 };
63
64 struct mlx5_regex_priv {
65         TAILQ_ENTRY(mlx5_regex_priv) next;
66         struct ibv_context *ctx; /* Device context. */
67         struct rte_pci_device *pci_dev;
68         struct rte_regexdev *regexdev; /* Pointer to the RegEx dev. */
69         uint16_t nb_queues; /* Number of queues. */
70         struct mlx5_regex_qp *qps; /* Pointer to the qp array. */
71         uint16_t nb_max_matches; /* Max number of matches. */
72         enum mlx5_rxp_program_mode prog_mode;
73         struct mlx5_regex_db db[MLX5_RXP_MAX_ENGINES +
74                                 MLX5_RXP_EM_COUNT];
75         uint32_t nb_engines; /* Number of RegEx engines. */
76         uint32_t eqn; /* EQ number. */
77         struct mlx5dv_devx_uar *uar; /* UAR object. */
78         struct ibv_pd *pd;
79         struct mlx5_dbr_page_list dbrpgs; /* Door-bell pages. */
80 };
81
82 /* mlx5_rxp.c */
83 int mlx5_regex_info_get(struct rte_regexdev *dev,
84                         struct rte_regexdev_info *info);
85 int mlx5_regex_configure(struct rte_regexdev *dev,
86                          const struct rte_regexdev_config *cfg);
87 int mlx5_regex_rules_db_import(struct rte_regexdev *dev,
88                                const char *rule_db, uint32_t rule_db_len);
89
90 /* mlx5_regex_devx.c */
91 int mlx5_devx_regex_register_write(struct ibv_context *ctx, int engine_id,
92                                    uint32_t addr, uint32_t data);
93 int mlx5_devx_regex_register_read(struct ibv_context *ctx, int engine_id,
94                                   uint32_t addr, uint32_t *data);
95 int mlx5_devx_regex_database_stop(void *ctx, uint8_t engine);
96 int mlx5_devx_regex_database_resume(void *ctx, uint8_t engine);
97 int mlx5_devx_regex_database_program(void *ctx, uint8_t engine,
98                                      uint32_t umem_id, uint64_t umem_offset);
99
100 /* mlx5_regex_control.c */
101 int mlx5_regex_qp_setup(struct rte_regexdev *dev, uint16_t qp_ind,
102                         const struct rte_regexdev_qp_conf *cfg);
103
104 /* mlx5_regex_fastpath.c */
105 int mlx5_regexdev_setup_fastpath(struct mlx5_regex_priv *priv, uint32_t qp_id);
106 uint16_t mlx5_regexdev_enqueue(struct rte_regexdev *dev, uint16_t qp_id,
107                        struct rte_regex_ops **ops, uint16_t nb_ops);
108
109 #endif /* MLX5_REGEX_H */