first public release
[dpdk.git] / lib / librte_eal / common / include / rte_memory.h
1 /*-
2  *   BSD LICENSE
3  * 
4  *   Copyright(c) 2010-2012 Intel Corporation. All rights reserved.
5  *   All rights reserved.
6  * 
7  *   Redistribution and use in source and binary forms, with or without 
8  *   modification, are permitted provided that the following conditions 
9  *   are met:
10  * 
11  *     * Redistributions of source code must retain the above copyright 
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright 
14  *       notice, this list of conditions and the following disclaimer in 
15  *       the documentation and/or other materials provided with the 
16  *       distribution.
17  *     * Neither the name of Intel Corporation nor the names of its 
18  *       contributors may be used to endorse or promote products derived 
19  *       from this software without specific prior written permission.
20  * 
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS 
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT 
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR 
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT 
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, 
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT 
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, 
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY 
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT 
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE 
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  * 
33  *  version: DPDK.L.1.2.3-3
34  */
35
36 #ifndef _RTE_MEMORY_H_
37 #define _RTE_MEMORY_H_
38
39 /**
40  * @file
41  *
42  * Memory-related RTE API.
43  */
44
45 #include <stdint.h>
46
47 #ifdef __cplusplus
48 extern "C" {
49 #endif
50
51 enum rte_page_sizes {
52         RTE_PGSIZE_4K = 1 << 12,
53         RTE_PGSIZE_2M = RTE_PGSIZE_4K << 9,
54         RTE_PGSIZE_1G = RTE_PGSIZE_2M <<9
55 };
56
57 #define SOCKET_ID_ANY -1                    /**< Any NUMA socket. */
58 #define CACHE_LINE_SIZE 64                  /**< Cache line size. */
59 #define CACHE_LINE_MASK (CACHE_LINE_SIZE-1) /**< Cache line mask. */
60
61 #define CACHE_LINE_ROUNDUP(size) \
62         (CACHE_LINE_SIZE * ((size + CACHE_LINE_SIZE - 1) / CACHE_LINE_SIZE))
63 /**< Return the first cache-aligned value greater or equal to size. */
64
65 /**
66  * Force alignment to cache line.
67  */
68 #define __rte_cache_aligned __attribute__((__aligned__(CACHE_LINE_SIZE)))
69
70 #ifndef __KERNEL__ /* so we can include this header in kernel modules */
71 typedef uint64_t phys_addr_t; /**< Physical address definition. */
72 #endif
73
74 /**
75  * Physical memory segment descriptor.
76  */
77 struct rte_memseg {
78         phys_addr_t phys_addr;      /**< Start physical address. */
79         union {
80                 void *addr;         /**< Start virtual address. */
81                 uint64_t addr_64;   /**< Makes sure addr is always 64 bits */
82         };
83         uint64_t len;               /**< Length of the segment. */
84         uint64_t hugepage_sz;       /**< The pagesize of underlying memory */
85         int32_t socket_id;          /**< NUMA socket ID. */
86         uint32_t nchannel;          /**< Number of channels. */
87         uint32_t nrank;             /**< Number of ranks. */
88 } __attribute__((__packed__));
89
90
91 /**
92  * Get the layout of the available physical memory.
93  *
94  * It can be useful for an application to have the full physical
95  * memory layout to decide the size of a memory zone to reserve. This
96  * table is stored in rte_config (see rte_eal_get_configuration()).
97  *
98  * @return
99  *  - On success, return a pointer to a read-only table of struct
100  *    rte_physmem_desc elements, containing the layout of all
101  *    addressable physical memory. The last element of the table
102  *    contains a NULL address.
103  *  - On error, return NULL. This should not happen since it is a fatal
104  *    error that will probably cause the entire system to panic.
105  */
106 const struct rte_memseg *rte_eal_get_physmem_layout(void);
107
108 /**
109  * Dump the physical memory layout to the console.
110  */
111 void rte_dump_physmem_layout(void);
112
113 /**
114  * Get the total amount of available physical memory.
115  *
116  * @return
117  *    The total amount of available physical memory in bytes.
118  */
119 uint64_t rte_eal_get_physmem_size(void);
120
121 /**
122  * Get the number of memory channels.
123  *
124  * @return
125  *   The number of memory channels on the system. The value is 0 if unknown
126  *   or not the same on all devices.
127  */
128 unsigned rte_memory_get_nchannel(void);
129
130 /**
131  * Get the number of memory ranks.
132  *
133  * @return
134  *   The number of memory ranks on the system. The value is 0 if unknown or
135  *   not the same on all devices.
136  */
137 unsigned rte_memory_get_nrank(void);
138
139 #ifdef __cplusplus
140 }
141 #endif
142
143 #endif /* _RTE_MEMORY_H_ */