i40e: move to drivers/net/
[dpdk.git] / lib / librte_pmd_ixgbe / ixgbe / ixgbe_api.h
1 /*******************************************************************************
2
3 Copyright (c) 2001-2014, Intel Corporation
4 All rights reserved.
5
6 Redistribution and use in source and binary forms, with or without
7 modification, are permitted provided that the following conditions are met:
8
9  1. Redistributions of source code must retain the above copyright notice,
10     this list of conditions and the following disclaimer.
11
12  2. Redistributions in binary form must reproduce the above copyright
13     notice, this list of conditions and the following disclaimer in the
14     documentation and/or other materials provided with the distribution.
15
16  3. Neither the name of the Intel Corporation nor the names of its
17     contributors may be used to endorse or promote products derived from
18     this software without specific prior written permission.
19
20 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
21 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23 ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE
24 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
25 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
26 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
27 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
28 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
29 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
30 POSSIBILITY OF SUCH DAMAGE.
31
32 ***************************************************************************/
33
34 #ifndef _IXGBE_API_H_
35 #define _IXGBE_API_H_
36
37 #include "ixgbe_type.h"
38
39 void ixgbe_dcb_get_rtrup2tc(struct ixgbe_hw *hw, u8 *map);
40
41 s32 ixgbe_init_shared_code(struct ixgbe_hw *hw);
42
43 extern s32 ixgbe_init_ops_82598(struct ixgbe_hw *hw);
44 extern s32 ixgbe_init_ops_82599(struct ixgbe_hw *hw);
45 extern s32 ixgbe_init_ops_X540(struct ixgbe_hw *hw);
46 extern s32 ixgbe_init_ops_X550(struct ixgbe_hw *hw);
47 extern s32 ixgbe_init_ops_X550EM(struct ixgbe_hw *hw);
48 extern s32 ixgbe_init_ops_vf(struct ixgbe_hw *hw);
49
50 s32 ixgbe_set_mac_type(struct ixgbe_hw *hw);
51 s32 ixgbe_init_hw(struct ixgbe_hw *hw);
52 s32 ixgbe_reset_hw(struct ixgbe_hw *hw);
53 s32 ixgbe_start_hw(struct ixgbe_hw *hw);
54 void ixgbe_enable_relaxed_ordering(struct ixgbe_hw *hw);
55 s32 ixgbe_clear_hw_cntrs(struct ixgbe_hw *hw);
56 enum ixgbe_media_type ixgbe_get_media_type(struct ixgbe_hw *hw);
57 s32 ixgbe_get_mac_addr(struct ixgbe_hw *hw, u8 *mac_addr);
58 s32 ixgbe_get_bus_info(struct ixgbe_hw *hw);
59 u32 ixgbe_get_num_of_tx_queues(struct ixgbe_hw *hw);
60 u32 ixgbe_get_num_of_rx_queues(struct ixgbe_hw *hw);
61 s32 ixgbe_stop_adapter(struct ixgbe_hw *hw);
62 s32 ixgbe_read_pba_num(struct ixgbe_hw *hw, u32 *pba_num);
63 s32 ixgbe_read_pba_string(struct ixgbe_hw *hw, u8 *pba_num, u32 pba_num_size);
64
65 s32 ixgbe_identify_phy(struct ixgbe_hw *hw);
66 s32 ixgbe_reset_phy(struct ixgbe_hw *hw);
67 s32 ixgbe_read_phy_reg(struct ixgbe_hw *hw, u32 reg_addr, u32 device_type,
68                        u16 *phy_data);
69 s32 ixgbe_write_phy_reg(struct ixgbe_hw *hw, u32 reg_addr, u32 device_type,
70                         u16 phy_data);
71
72 s32 ixgbe_setup_phy_link(struct ixgbe_hw *hw);
73 s32 ixgbe_setup_internal_phy(struct ixgbe_hw *hw);
74 s32 ixgbe_check_phy_link(struct ixgbe_hw *hw,
75                          ixgbe_link_speed *speed,
76                          bool *link_up);
77 s32 ixgbe_setup_phy_link_speed(struct ixgbe_hw *hw,
78                                ixgbe_link_speed speed,
79                                bool autoneg_wait_to_complete);
80 s32 ixgbe_set_phy_power(struct ixgbe_hw *, bool on);
81 void ixgbe_disable_tx_laser(struct ixgbe_hw *hw);
82 void ixgbe_enable_tx_laser(struct ixgbe_hw *hw);
83 void ixgbe_flap_tx_laser(struct ixgbe_hw *hw);
84 s32 ixgbe_setup_link(struct ixgbe_hw *hw, ixgbe_link_speed speed,
85                      bool autoneg_wait_to_complete);
86 s32 ixgbe_check_link(struct ixgbe_hw *hw, ixgbe_link_speed *speed,
87                      bool *link_up, bool link_up_wait_to_complete);
88 s32 ixgbe_get_link_capabilities(struct ixgbe_hw *hw, ixgbe_link_speed *speed,
89                                 bool *autoneg);
90 s32 ixgbe_led_on(struct ixgbe_hw *hw, u32 index);
91 s32 ixgbe_led_off(struct ixgbe_hw *hw, u32 index);
92 s32 ixgbe_blink_led_start(struct ixgbe_hw *hw, u32 index);
93 s32 ixgbe_blink_led_stop(struct ixgbe_hw *hw, u32 index);
94
95 s32 ixgbe_init_eeprom_params(struct ixgbe_hw *hw);
96 s32 ixgbe_write_eeprom(struct ixgbe_hw *hw, u16 offset, u16 data);
97 s32 ixgbe_write_eeprom_buffer(struct ixgbe_hw *hw, u16 offset,
98                               u16 words, u16 *data);
99 s32 ixgbe_read_eeprom(struct ixgbe_hw *hw, u16 offset, u16 *data);
100 s32 ixgbe_read_eeprom_buffer(struct ixgbe_hw *hw, u16 offset,
101                              u16 words, u16 *data);
102
103 s32 ixgbe_validate_eeprom_checksum(struct ixgbe_hw *hw, u16 *checksum_val);
104 s32 ixgbe_update_eeprom_checksum(struct ixgbe_hw *hw);
105
106 s32 ixgbe_insert_mac_addr(struct ixgbe_hw *hw, u8 *addr, u32 vmdq);
107 s32 ixgbe_set_rar(struct ixgbe_hw *hw, u32 index, u8 *addr, u32 vmdq,
108                   u32 enable_addr);
109 s32 ixgbe_clear_rar(struct ixgbe_hw *hw, u32 index);
110 s32 ixgbe_set_vmdq(struct ixgbe_hw *hw, u32 rar, u32 vmdq);
111 s32 ixgbe_set_vmdq_san_mac(struct ixgbe_hw *hw, u32 vmdq);
112 s32 ixgbe_clear_vmdq(struct ixgbe_hw *hw, u32 rar, u32 vmdq);
113 s32 ixgbe_init_rx_addrs(struct ixgbe_hw *hw);
114 u32 ixgbe_get_num_rx_addrs(struct ixgbe_hw *hw);
115 s32 ixgbe_update_uc_addr_list(struct ixgbe_hw *hw, u8 *addr_list,
116                               u32 addr_count, ixgbe_mc_addr_itr func);
117 s32 ixgbe_update_mc_addr_list(struct ixgbe_hw *hw, u8 *mc_addr_list,
118                               u32 mc_addr_count, ixgbe_mc_addr_itr func,
119                               bool clear);
120 void ixgbe_add_uc_addr(struct ixgbe_hw *hw, u8 *addr_list, u32 vmdq);
121 s32 ixgbe_enable_mc(struct ixgbe_hw *hw);
122 s32 ixgbe_disable_mc(struct ixgbe_hw *hw);
123 s32 ixgbe_clear_vfta(struct ixgbe_hw *hw);
124 s32 ixgbe_set_vfta(struct ixgbe_hw *hw, u32 vlan,
125                    u32 vind, bool vlan_on);
126 s32 ixgbe_set_vlvf(struct ixgbe_hw *hw, u32 vlan, u32 vind,
127                    bool vlan_on, bool *vfta_changed);
128 s32 ixgbe_fc_enable(struct ixgbe_hw *hw);
129 s32 ixgbe_set_fw_drv_ver(struct ixgbe_hw *hw, u8 maj, u8 min, u8 build,
130                          u8 ver);
131 s32 ixgbe_get_thermal_sensor_data(struct ixgbe_hw *hw);
132 s32 ixgbe_init_thermal_sensor_thresh(struct ixgbe_hw *hw);
133 void ixgbe_set_mta(struct ixgbe_hw *hw, u8 *mc_addr);
134 s32 ixgbe_get_phy_firmware_version(struct ixgbe_hw *hw,
135                                    u16 *firmware_version);
136 s32 ixgbe_read_analog_reg8(struct ixgbe_hw *hw, u32 reg, u8 *val);
137 s32 ixgbe_write_analog_reg8(struct ixgbe_hw *hw, u32 reg, u8 val);
138 s32 ixgbe_init_uta_tables(struct ixgbe_hw *hw);
139 s32 ixgbe_read_i2c_eeprom(struct ixgbe_hw *hw, u8 byte_offset, u8 *eeprom_data);
140 u32 ixgbe_get_supported_physical_layer(struct ixgbe_hw *hw);
141 s32 ixgbe_enable_rx_dma(struct ixgbe_hw *hw, u32 regval);
142 s32 ixgbe_disable_sec_rx_path(struct ixgbe_hw *hw);
143 s32 ixgbe_enable_sec_rx_path(struct ixgbe_hw *hw);
144 s32 ixgbe_mng_fw_enabled(struct ixgbe_hw *hw);
145 s32 ixgbe_reinit_fdir_tables_82599(struct ixgbe_hw *hw);
146 s32 ixgbe_init_fdir_signature_82599(struct ixgbe_hw *hw, u32 fdirctrl);
147 s32 ixgbe_init_fdir_perfect_82599(struct ixgbe_hw *hw, u32 fdirctrl,
148                                         bool cloud_mode);
149 s32 ixgbe_fdir_add_signature_filter_82599(struct ixgbe_hw *hw,
150                                           union ixgbe_atr_hash_dword input,
151                                           union ixgbe_atr_hash_dword common,
152                                           u8 queue);
153 s32 ixgbe_fdir_set_input_mask_82599(struct ixgbe_hw *hw,
154                                     union ixgbe_atr_input *input_mask, bool cloud_mode);
155 s32 ixgbe_fdir_write_perfect_filter_82599(struct ixgbe_hw *hw,
156                                           union ixgbe_atr_input *input,
157                                           u16 soft_id, u8 queue, bool cloud_mode);
158 s32 ixgbe_fdir_erase_perfect_filter_82599(struct ixgbe_hw *hw,
159                                           union ixgbe_atr_input *input,
160                                           u16 soft_id);
161 s32 ixgbe_fdir_add_perfect_filter_82599(struct ixgbe_hw *hw,
162                                         union ixgbe_atr_input *input,
163                                         union ixgbe_atr_input *mask,
164                                         u16 soft_id,
165                                         u8 queue,
166                                         bool cloud_mode);
167 void ixgbe_atr_compute_perfect_hash_82599(union ixgbe_atr_input *input,
168                                           union ixgbe_atr_input *mask);
169 u32 ixgbe_atr_compute_sig_hash_82599(union ixgbe_atr_hash_dword input,
170                                      union ixgbe_atr_hash_dword common);
171 bool ixgbe_verify_lesm_fw_enabled_82599(struct ixgbe_hw *hw);
172 s32 ixgbe_read_i2c_byte(struct ixgbe_hw *hw, u8 byte_offset, u8 dev_addr,
173                         u8 *data);
174 s32 ixgbe_read_i2c_combined(struct ixgbe_hw *hw, u8 addr, u16 reg, u16 *val);
175 s32 ixgbe_write_i2c_byte(struct ixgbe_hw *hw, u8 byte_offset, u8 dev_addr,
176                          u8 data);
177 s32 ixgbe_write_i2c_combined(struct ixgbe_hw *hw, u8 addr, u16 reg, u16 val);
178 s32 ixgbe_write_i2c_eeprom(struct ixgbe_hw *hw, u8 byte_offset, u8 eeprom_data);
179 s32 ixgbe_get_san_mac_addr(struct ixgbe_hw *hw, u8 *san_mac_addr);
180 s32 ixgbe_set_san_mac_addr(struct ixgbe_hw *hw, u8 *san_mac_addr);
181 s32 ixgbe_get_device_caps(struct ixgbe_hw *hw, u16 *device_caps);
182 s32 ixgbe_acquire_swfw_semaphore(struct ixgbe_hw *hw, u32 mask);
183 void ixgbe_release_swfw_semaphore(struct ixgbe_hw *hw, u32 mask);
184 s32 ixgbe_get_wwn_prefix(struct ixgbe_hw *hw, u16 *wwnn_prefix,
185                          u16 *wwpn_prefix);
186 s32 ixgbe_get_fcoe_boot_status(struct ixgbe_hw *hw, u16 *bs);
187 s32 ixgbe_dmac_config(struct ixgbe_hw *hw);
188 s32 ixgbe_dmac_update_tcs(struct ixgbe_hw *hw);
189 s32 ixgbe_dmac_config_tcs(struct ixgbe_hw *hw);
190 s32 ixgbe_setup_eee(struct ixgbe_hw *hw, bool enable_eee);
191 void ixgbe_set_source_address_pruning(struct ixgbe_hw *hw, bool enable,
192                                       unsigned int vf);
193 void ixgbe_set_ethertype_anti_spoofing(struct ixgbe_hw *hw, bool enable,
194                                        int vf);
195 s32 ixgbe_read_iosf_sb_reg(struct ixgbe_hw *hw, u32 reg_addr,
196                         u32 device_type, u32 *phy_data);
197 s32 ixgbe_write_iosf_sb_reg(struct ixgbe_hw *hw, u32 reg_addr,
198                         u32 device_type, u32 phy_data);
199 void ixgbe_disable_mdd(struct ixgbe_hw *hw);
200 void ixgbe_enable_mdd(struct ixgbe_hw *hw);
201 void ixgbe_mdd_event(struct ixgbe_hw *hw, u32 *vf_bitmap);
202 void ixgbe_restore_mdd_vf(struct ixgbe_hw *hw, u32 vf);
203 void ixgbe_disable_rx(struct ixgbe_hw *hw);
204 void ixgbe_enable_rx(struct ixgbe_hw *hw);
205
206 #endif /* _IXGBE_API_H_ */