811493e5c9276484818d864c6078dd92a5822e9b
[dpdk.git] / lib / librte_pmd_ixgbe / ixgbe_rxtx.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2010-2014 Intel Corporation. All rights reserved.
5  *   Copyright 2014 6WIND S.A.
6  *   All rights reserved.
7  *
8  *   Redistribution and use in source and binary forms, with or without
9  *   modification, are permitted provided that the following conditions
10  *   are met:
11  *
12  *     * Redistributions of source code must retain the above copyright
13  *       notice, this list of conditions and the following disclaimer.
14  *     * Redistributions in binary form must reproduce the above copyright
15  *       notice, this list of conditions and the following disclaimer in
16  *       the documentation and/or other materials provided with the
17  *       distribution.
18  *     * Neither the name of Intel Corporation nor the names of its
19  *       contributors may be used to endorse or promote products derived
20  *       from this software without specific prior written permission.
21  *
22  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
23  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
24  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
25  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
26  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
27  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
28  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
29  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
30  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
31  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
32  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
33  */
34
35 #include <sys/queue.h>
36
37 #include <stdio.h>
38 #include <stdlib.h>
39 #include <string.h>
40 #include <errno.h>
41 #include <stdint.h>
42 #include <stdarg.h>
43 #include <unistd.h>
44 #include <inttypes.h>
45
46 #include <rte_byteorder.h>
47 #include <rte_common.h>
48 #include <rte_cycles.h>
49 #include <rte_log.h>
50 #include <rte_debug.h>
51 #include <rte_interrupts.h>
52 #include <rte_pci.h>
53 #include <rte_memory.h>
54 #include <rte_memzone.h>
55 #include <rte_launch.h>
56 #include <rte_tailq.h>
57 #include <rte_eal.h>
58 #include <rte_per_lcore.h>
59 #include <rte_lcore.h>
60 #include <rte_atomic.h>
61 #include <rte_branch_prediction.h>
62 #include <rte_ring.h>
63 #include <rte_mempool.h>
64 #include <rte_malloc.h>
65 #include <rte_mbuf.h>
66 #include <rte_ether.h>
67 #include <rte_ethdev.h>
68 #include <rte_prefetch.h>
69 #include <rte_udp.h>
70 #include <rte_tcp.h>
71 #include <rte_sctp.h>
72 #include <rte_string_fns.h>
73 #include <rte_errno.h>
74
75 #include "ixgbe_logs.h"
76 #include "ixgbe/ixgbe_api.h"
77 #include "ixgbe/ixgbe_vf.h"
78 #include "ixgbe_ethdev.h"
79 #include "ixgbe/ixgbe_dcb.h"
80 #include "ixgbe/ixgbe_common.h"
81 #include "ixgbe_rxtx.h"
82
83 /* Bit Mask to indicate what bits required for building TX context */
84 #define IXGBE_TX_OFFLOAD_MASK (                  \
85                 PKT_TX_VLAN_PKT |                \
86                 PKT_TX_IP_CKSUM |                \
87                 PKT_TX_L4_MASK |                 \
88                 PKT_TX_TCP_SEG)
89
90 static inline struct rte_mbuf *
91 rte_rxmbuf_alloc(struct rte_mempool *mp)
92 {
93         struct rte_mbuf *m;
94
95         m = __rte_mbuf_raw_alloc(mp);
96         __rte_mbuf_sanity_check_raw(m, 0);
97         return (m);
98 }
99
100
101 #if 1
102 #define RTE_PMD_USE_PREFETCH
103 #endif
104
105 #ifdef RTE_PMD_USE_PREFETCH
106 /*
107  * Prefetch a cache line into all cache levels.
108  */
109 #define rte_ixgbe_prefetch(p)   rte_prefetch0(p)
110 #else
111 #define rte_ixgbe_prefetch(p)   do {} while(0)
112 #endif
113
114 /*********************************************************************
115  *
116  *  TX functions
117  *
118  **********************************************************************/
119
120 /*
121  * Check for descriptors with their DD bit set and free mbufs.
122  * Return the total number of buffers freed.
123  */
124 static inline int __attribute__((always_inline))
125 ixgbe_tx_free_bufs(struct igb_tx_queue *txq)
126 {
127         struct igb_tx_entry *txep;
128         uint32_t status;
129         int i;
130
131         /* check DD bit on threshold descriptor */
132         status = txq->tx_ring[txq->tx_next_dd].wb.status;
133         if (! (status & IXGBE_ADVTXD_STAT_DD))
134                 return 0;
135
136         /*
137          * first buffer to free from S/W ring is at index
138          * tx_next_dd - (tx_rs_thresh-1)
139          */
140         txep = &(txq->sw_ring[txq->tx_next_dd - (txq->tx_rs_thresh - 1)]);
141
142         /* free buffers one at a time */
143         if ((txq->txq_flags & (uint32_t)ETH_TXQ_FLAGS_NOREFCOUNT) != 0) {
144                 for (i = 0; i < txq->tx_rs_thresh; ++i, ++txep) {
145                         txep->mbuf->next = NULL;
146                         rte_mempool_put(txep->mbuf->pool, txep->mbuf);
147                         txep->mbuf = NULL;
148                 }
149         } else {
150                 for (i = 0; i < txq->tx_rs_thresh; ++i, ++txep) {
151                         rte_pktmbuf_free_seg(txep->mbuf);
152                         txep->mbuf = NULL;
153                 }
154         }
155
156         /* buffers were freed, update counters */
157         txq->nb_tx_free = (uint16_t)(txq->nb_tx_free + txq->tx_rs_thresh);
158         txq->tx_next_dd = (uint16_t)(txq->tx_next_dd + txq->tx_rs_thresh);
159         if (txq->tx_next_dd >= txq->nb_tx_desc)
160                 txq->tx_next_dd = (uint16_t)(txq->tx_rs_thresh - 1);
161
162         return txq->tx_rs_thresh;
163 }
164
165 /* Populate 4 descriptors with data from 4 mbufs */
166 static inline void
167 tx4(volatile union ixgbe_adv_tx_desc *txdp, struct rte_mbuf **pkts)
168 {
169         uint64_t buf_dma_addr;
170         uint32_t pkt_len;
171         int i;
172
173         for (i = 0; i < 4; ++i, ++txdp, ++pkts) {
174                 buf_dma_addr = RTE_MBUF_DATA_DMA_ADDR(*pkts);
175                 pkt_len = (*pkts)->data_len;
176
177                 /* write data to descriptor */
178                 txdp->read.buffer_addr = buf_dma_addr;
179                 txdp->read.cmd_type_len =
180                                 ((uint32_t)DCMD_DTYP_FLAGS | pkt_len);
181                 txdp->read.olinfo_status =
182                                 (pkt_len << IXGBE_ADVTXD_PAYLEN_SHIFT);
183                 rte_prefetch0(&(*pkts)->pool);
184         }
185 }
186
187 /* Populate 1 descriptor with data from 1 mbuf */
188 static inline void
189 tx1(volatile union ixgbe_adv_tx_desc *txdp, struct rte_mbuf **pkts)
190 {
191         uint64_t buf_dma_addr;
192         uint32_t pkt_len;
193
194         buf_dma_addr = RTE_MBUF_DATA_DMA_ADDR(*pkts);
195         pkt_len = (*pkts)->data_len;
196
197         /* write data to descriptor */
198         txdp->read.buffer_addr = buf_dma_addr;
199         txdp->read.cmd_type_len =
200                         ((uint32_t)DCMD_DTYP_FLAGS | pkt_len);
201         txdp->read.olinfo_status =
202                         (pkt_len << IXGBE_ADVTXD_PAYLEN_SHIFT);
203         rte_prefetch0(&(*pkts)->pool);
204 }
205
206 /*
207  * Fill H/W descriptor ring with mbuf data.
208  * Copy mbuf pointers to the S/W ring.
209  */
210 static inline void
211 ixgbe_tx_fill_hw_ring(struct igb_tx_queue *txq, struct rte_mbuf **pkts,
212                       uint16_t nb_pkts)
213 {
214         volatile union ixgbe_adv_tx_desc *txdp = &(txq->tx_ring[txq->tx_tail]);
215         struct igb_tx_entry *txep = &(txq->sw_ring[txq->tx_tail]);
216         const int N_PER_LOOP = 4;
217         const int N_PER_LOOP_MASK = N_PER_LOOP-1;
218         int mainpart, leftover;
219         int i, j;
220
221         /*
222          * Process most of the packets in chunks of N pkts.  Any
223          * leftover packets will get processed one at a time.
224          */
225         mainpart = (nb_pkts & ((uint32_t) ~N_PER_LOOP_MASK));
226         leftover = (nb_pkts & ((uint32_t)  N_PER_LOOP_MASK));
227         for (i = 0; i < mainpart; i += N_PER_LOOP) {
228                 /* Copy N mbuf pointers to the S/W ring */
229                 for (j = 0; j < N_PER_LOOP; ++j) {
230                         (txep + i + j)->mbuf = *(pkts + i + j);
231                 }
232                 tx4(txdp + i, pkts + i);
233         }
234
235         if (unlikely(leftover > 0)) {
236                 for (i = 0; i < leftover; ++i) {
237                         (txep + mainpart + i)->mbuf = *(pkts + mainpart + i);
238                         tx1(txdp + mainpart + i, pkts + mainpart + i);
239                 }
240         }
241 }
242
243 static inline uint16_t
244 tx_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
245              uint16_t nb_pkts)
246 {
247         struct igb_tx_queue *txq = (struct igb_tx_queue *)tx_queue;
248         volatile union ixgbe_adv_tx_desc *tx_r = txq->tx_ring;
249         uint16_t n = 0;
250
251         /*
252          * Begin scanning the H/W ring for done descriptors when the
253          * number of available descriptors drops below tx_free_thresh.  For
254          * each done descriptor, free the associated buffer.
255          */
256         if (txq->nb_tx_free < txq->tx_free_thresh)
257                 ixgbe_tx_free_bufs(txq);
258
259         /* Only use descriptors that are available */
260         nb_pkts = (uint16_t)RTE_MIN(txq->nb_tx_free, nb_pkts);
261         if (unlikely(nb_pkts == 0))
262                 return 0;
263
264         /* Use exactly nb_pkts descriptors */
265         txq->nb_tx_free = (uint16_t)(txq->nb_tx_free - nb_pkts);
266
267         /*
268          * At this point, we know there are enough descriptors in the
269          * ring to transmit all the packets.  This assumes that each
270          * mbuf contains a single segment, and that no new offloads
271          * are expected, which would require a new context descriptor.
272          */
273
274         /*
275          * See if we're going to wrap-around. If so, handle the top
276          * of the descriptor ring first, then do the bottom.  If not,
277          * the processing looks just like the "bottom" part anyway...
278          */
279         if ((txq->tx_tail + nb_pkts) > txq->nb_tx_desc) {
280                 n = (uint16_t)(txq->nb_tx_desc - txq->tx_tail);
281                 ixgbe_tx_fill_hw_ring(txq, tx_pkts, n);
282
283                 /*
284                  * We know that the last descriptor in the ring will need to
285                  * have its RS bit set because tx_rs_thresh has to be
286                  * a divisor of the ring size
287                  */
288                 tx_r[txq->tx_next_rs].read.cmd_type_len |=
289                         rte_cpu_to_le_32(IXGBE_ADVTXD_DCMD_RS);
290                 txq->tx_next_rs = (uint16_t)(txq->tx_rs_thresh - 1);
291
292                 txq->tx_tail = 0;
293         }
294
295         /* Fill H/W descriptor ring with mbuf data */
296         ixgbe_tx_fill_hw_ring(txq, tx_pkts + n, (uint16_t)(nb_pkts - n));
297         txq->tx_tail = (uint16_t)(txq->tx_tail + (nb_pkts - n));
298
299         /*
300          * Determine if RS bit should be set
301          * This is what we actually want:
302          *   if ((txq->tx_tail - 1) >= txq->tx_next_rs)
303          * but instead of subtracting 1 and doing >=, we can just do
304          * greater than without subtracting.
305          */
306         if (txq->tx_tail > txq->tx_next_rs) {
307                 tx_r[txq->tx_next_rs].read.cmd_type_len |=
308                         rte_cpu_to_le_32(IXGBE_ADVTXD_DCMD_RS);
309                 txq->tx_next_rs = (uint16_t)(txq->tx_next_rs +
310                                                 txq->tx_rs_thresh);
311                 if (txq->tx_next_rs >= txq->nb_tx_desc)
312                         txq->tx_next_rs = (uint16_t)(txq->tx_rs_thresh - 1);
313         }
314
315         /*
316          * Check for wrap-around. This would only happen if we used
317          * up to the last descriptor in the ring, no more, no less.
318          */
319         if (txq->tx_tail >= txq->nb_tx_desc)
320                 txq->tx_tail = 0;
321
322         /* update tail pointer */
323         rte_wmb();
324         IXGBE_PCI_REG_WRITE(txq->tdt_reg_addr, txq->tx_tail);
325
326         return nb_pkts;
327 }
328
329 uint16_t
330 ixgbe_xmit_pkts_simple(void *tx_queue, struct rte_mbuf **tx_pkts,
331                        uint16_t nb_pkts)
332 {
333         uint16_t nb_tx;
334
335         /* Try to transmit at least chunks of TX_MAX_BURST pkts */
336         if (likely(nb_pkts <= RTE_PMD_IXGBE_TX_MAX_BURST))
337                 return tx_xmit_pkts(tx_queue, tx_pkts, nb_pkts);
338
339         /* transmit more than the max burst, in chunks of TX_MAX_BURST */
340         nb_tx = 0;
341         while (nb_pkts) {
342                 uint16_t ret, n;
343                 n = (uint16_t)RTE_MIN(nb_pkts, RTE_PMD_IXGBE_TX_MAX_BURST);
344                 ret = tx_xmit_pkts(tx_queue, &(tx_pkts[nb_tx]), n);
345                 nb_tx = (uint16_t)(nb_tx + ret);
346                 nb_pkts = (uint16_t)(nb_pkts - ret);
347                 if (ret < n)
348                         break;
349         }
350
351         return nb_tx;
352 }
353
354 static inline void
355 ixgbe_set_xmit_ctx(struct igb_tx_queue* txq,
356                 volatile struct ixgbe_adv_tx_context_desc *ctx_txd,
357                 uint64_t ol_flags, union ixgbe_tx_offload tx_offload)
358 {
359         uint32_t type_tucmd_mlhl;
360         uint32_t mss_l4len_idx = 0;
361         uint32_t ctx_idx;
362         uint32_t vlan_macip_lens;
363         union ixgbe_tx_offload tx_offload_mask;
364
365         ctx_idx = txq->ctx_curr;
366         tx_offload_mask.data = 0;
367         type_tucmd_mlhl = 0;
368
369         /* Specify which HW CTX to upload. */
370         mss_l4len_idx |= (ctx_idx << IXGBE_ADVTXD_IDX_SHIFT);
371
372         if (ol_flags & PKT_TX_VLAN_PKT) {
373                 tx_offload_mask.vlan_tci |= ~0;
374         }
375
376         /* check if TCP segmentation required for this packet */
377         if (ol_flags & PKT_TX_TCP_SEG) {
378                 /* implies IP cksum and TCP cksum */
379                 type_tucmd_mlhl = IXGBE_ADVTXD_TUCMD_IPV4 |
380                         IXGBE_ADVTXD_TUCMD_L4T_TCP |
381                         IXGBE_ADVTXD_DTYP_CTXT | IXGBE_ADVTXD_DCMD_DEXT;
382
383                 tx_offload_mask.l2_len |= ~0;
384                 tx_offload_mask.l3_len |= ~0;
385                 tx_offload_mask.l4_len |= ~0;
386                 tx_offload_mask.tso_segsz |= ~0;
387                 mss_l4len_idx |= tx_offload.tso_segsz << IXGBE_ADVTXD_MSS_SHIFT;
388                 mss_l4len_idx |= tx_offload.l4_len << IXGBE_ADVTXD_L4LEN_SHIFT;
389         } else { /* no TSO, check if hardware checksum is needed */
390                 if (ol_flags & PKT_TX_IP_CKSUM) {
391                         type_tucmd_mlhl = IXGBE_ADVTXD_TUCMD_IPV4;
392                         tx_offload_mask.l2_len |= ~0;
393                         tx_offload_mask.l3_len |= ~0;
394                 }
395
396                 switch (ol_flags & PKT_TX_L4_MASK) {
397                 case PKT_TX_UDP_CKSUM:
398                         type_tucmd_mlhl |= IXGBE_ADVTXD_TUCMD_L4T_UDP |
399                                 IXGBE_ADVTXD_DTYP_CTXT | IXGBE_ADVTXD_DCMD_DEXT;
400                         mss_l4len_idx |= sizeof(struct udp_hdr) << IXGBE_ADVTXD_L4LEN_SHIFT;
401                         tx_offload_mask.l2_len |= ~0;
402                         tx_offload_mask.l3_len |= ~0;
403                         break;
404                 case PKT_TX_TCP_CKSUM:
405                         type_tucmd_mlhl |= IXGBE_ADVTXD_TUCMD_L4T_TCP |
406                                 IXGBE_ADVTXD_DTYP_CTXT | IXGBE_ADVTXD_DCMD_DEXT;
407                         mss_l4len_idx |= sizeof(struct tcp_hdr) << IXGBE_ADVTXD_L4LEN_SHIFT;
408                         tx_offload_mask.l2_len |= ~0;
409                         tx_offload_mask.l3_len |= ~0;
410                         tx_offload_mask.l4_len |= ~0;
411                         break;
412                 case PKT_TX_SCTP_CKSUM:
413                         type_tucmd_mlhl |= IXGBE_ADVTXD_TUCMD_L4T_SCTP |
414                                 IXGBE_ADVTXD_DTYP_CTXT | IXGBE_ADVTXD_DCMD_DEXT;
415                         mss_l4len_idx |= sizeof(struct sctp_hdr) << IXGBE_ADVTXD_L4LEN_SHIFT;
416                         tx_offload_mask.l2_len |= ~0;
417                         tx_offload_mask.l3_len |= ~0;
418                         break;
419                 default:
420                         type_tucmd_mlhl |= IXGBE_ADVTXD_TUCMD_L4T_RSV |
421                                 IXGBE_ADVTXD_DTYP_CTXT | IXGBE_ADVTXD_DCMD_DEXT;
422                         break;
423                 }
424         }
425
426         txq->ctx_cache[ctx_idx].flags = ol_flags;
427         txq->ctx_cache[ctx_idx].tx_offload.data  =
428                 tx_offload_mask.data & tx_offload.data;
429         txq->ctx_cache[ctx_idx].tx_offload_mask    = tx_offload_mask;
430
431         ctx_txd->type_tucmd_mlhl = rte_cpu_to_le_32(type_tucmd_mlhl);
432         vlan_macip_lens = tx_offload.l3_len;
433         vlan_macip_lens |= (tx_offload.l2_len << IXGBE_ADVTXD_MACLEN_SHIFT);
434         vlan_macip_lens |= ((uint32_t)tx_offload.vlan_tci << IXGBE_ADVTXD_VLAN_SHIFT);
435         ctx_txd->vlan_macip_lens = rte_cpu_to_le_32(vlan_macip_lens);
436         ctx_txd->mss_l4len_idx   = rte_cpu_to_le_32(mss_l4len_idx);
437         ctx_txd->seqnum_seed     = 0;
438 }
439
440 /*
441  * Check which hardware context can be used. Use the existing match
442  * or create a new context descriptor.
443  */
444 static inline uint32_t
445 what_advctx_update(struct igb_tx_queue *txq, uint64_t flags,
446                 union ixgbe_tx_offload tx_offload)
447 {
448         /* If match with the current used context */
449         if (likely((txq->ctx_cache[txq->ctx_curr].flags == flags) &&
450                 (txq->ctx_cache[txq->ctx_curr].tx_offload.data ==
451                 (txq->ctx_cache[txq->ctx_curr].tx_offload_mask.data & tx_offload.data)))) {
452                         return txq->ctx_curr;
453         }
454
455         /* What if match with the next context  */
456         txq->ctx_curr ^= 1;
457         if (likely((txq->ctx_cache[txq->ctx_curr].flags == flags) &&
458                 (txq->ctx_cache[txq->ctx_curr].tx_offload.data ==
459                 (txq->ctx_cache[txq->ctx_curr].tx_offload_mask.data & tx_offload.data)))) {
460                         return txq->ctx_curr;
461         }
462
463         /* Mismatch, use the previous context */
464         return (IXGBE_CTX_NUM);
465 }
466
467 static inline uint32_t
468 tx_desc_cksum_flags_to_olinfo(uint64_t ol_flags)
469 {
470         uint32_t tmp = 0;
471         if ((ol_flags & PKT_TX_L4_MASK) != PKT_TX_L4_NO_CKSUM)
472                 tmp |= IXGBE_ADVTXD_POPTS_TXSM;
473         if (ol_flags & PKT_TX_IP_CKSUM)
474                 tmp |= IXGBE_ADVTXD_POPTS_IXSM;
475         if (ol_flags & PKT_TX_TCP_SEG)
476                 tmp |= IXGBE_ADVTXD_POPTS_TXSM;
477         return tmp;
478 }
479
480 static inline uint32_t
481 tx_desc_ol_flags_to_cmdtype(uint64_t ol_flags)
482 {
483         uint32_t cmdtype = 0;
484         if (ol_flags & PKT_TX_VLAN_PKT)
485                 cmdtype |= IXGBE_ADVTXD_DCMD_VLE;
486         if (ol_flags & PKT_TX_TCP_SEG)
487                 cmdtype |= IXGBE_ADVTXD_DCMD_TSE;
488         return cmdtype;
489 }
490
491 /* Default RS bit threshold values */
492 #ifndef DEFAULT_TX_RS_THRESH
493 #define DEFAULT_TX_RS_THRESH   32
494 #endif
495 #ifndef DEFAULT_TX_FREE_THRESH
496 #define DEFAULT_TX_FREE_THRESH 32
497 #endif
498
499 /* Reset transmit descriptors after they have been used */
500 static inline int
501 ixgbe_xmit_cleanup(struct igb_tx_queue *txq)
502 {
503         struct igb_tx_entry *sw_ring = txq->sw_ring;
504         volatile union ixgbe_adv_tx_desc *txr = txq->tx_ring;
505         uint16_t last_desc_cleaned = txq->last_desc_cleaned;
506         uint16_t nb_tx_desc = txq->nb_tx_desc;
507         uint16_t desc_to_clean_to;
508         uint16_t nb_tx_to_clean;
509
510         /* Determine the last descriptor needing to be cleaned */
511         desc_to_clean_to = (uint16_t)(last_desc_cleaned + txq->tx_rs_thresh);
512         if (desc_to_clean_to >= nb_tx_desc)
513                 desc_to_clean_to = (uint16_t)(desc_to_clean_to - nb_tx_desc);
514
515         /* Check to make sure the last descriptor to clean is done */
516         desc_to_clean_to = sw_ring[desc_to_clean_to].last_id;
517         if (! (txr[desc_to_clean_to].wb.status & IXGBE_TXD_STAT_DD))
518         {
519                 PMD_TX_FREE_LOG(DEBUG,
520                                 "TX descriptor %4u is not done"
521                                 "(port=%d queue=%d)",
522                                 desc_to_clean_to,
523                                 txq->port_id, txq->queue_id);
524                 /* Failed to clean any descriptors, better luck next time */
525                 return -(1);
526         }
527
528         /* Figure out how many descriptors will be cleaned */
529         if (last_desc_cleaned > desc_to_clean_to)
530                 nb_tx_to_clean = (uint16_t)((nb_tx_desc - last_desc_cleaned) +
531                                                         desc_to_clean_to);
532         else
533                 nb_tx_to_clean = (uint16_t)(desc_to_clean_to -
534                                                 last_desc_cleaned);
535
536         PMD_TX_FREE_LOG(DEBUG,
537                         "Cleaning %4u TX descriptors: %4u to %4u "
538                         "(port=%d queue=%d)",
539                         nb_tx_to_clean, last_desc_cleaned, desc_to_clean_to,
540                         txq->port_id, txq->queue_id);
541
542         /*
543          * The last descriptor to clean is done, so that means all the
544          * descriptors from the last descriptor that was cleaned
545          * up to the last descriptor with the RS bit set
546          * are done. Only reset the threshold descriptor.
547          */
548         txr[desc_to_clean_to].wb.status = 0;
549
550         /* Update the txq to reflect the last descriptor that was cleaned */
551         txq->last_desc_cleaned = desc_to_clean_to;
552         txq->nb_tx_free = (uint16_t)(txq->nb_tx_free + nb_tx_to_clean);
553
554         /* No Error */
555         return (0);
556 }
557
558 uint16_t
559 ixgbe_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
560                 uint16_t nb_pkts)
561 {
562         struct igb_tx_queue *txq;
563         struct igb_tx_entry *sw_ring;
564         struct igb_tx_entry *txe, *txn;
565         volatile union ixgbe_adv_tx_desc *txr;
566         volatile union ixgbe_adv_tx_desc *txd;
567         struct rte_mbuf     *tx_pkt;
568         struct rte_mbuf     *m_seg;
569         uint64_t buf_dma_addr;
570         uint32_t olinfo_status;
571         uint32_t cmd_type_len;
572         uint32_t pkt_len;
573         uint16_t slen;
574         uint64_t ol_flags;
575         uint16_t tx_id;
576         uint16_t tx_last;
577         uint16_t nb_tx;
578         uint16_t nb_used;
579         uint64_t tx_ol_req;
580         uint32_t ctx = 0;
581         uint32_t new_ctx;
582         union ixgbe_tx_offload tx_offload = { .data = 0 };
583
584         txq = tx_queue;
585         sw_ring = txq->sw_ring;
586         txr     = txq->tx_ring;
587         tx_id   = txq->tx_tail;
588         txe = &sw_ring[tx_id];
589
590         /* Determine if the descriptor ring needs to be cleaned. */
591         if ((txq->nb_tx_desc - txq->nb_tx_free) > txq->tx_free_thresh) {
592                 ixgbe_xmit_cleanup(txq);
593         }
594
595         rte_prefetch0(&txe->mbuf->pool);
596
597         /* TX loop */
598         for (nb_tx = 0; nb_tx < nb_pkts; nb_tx++) {
599                 new_ctx = 0;
600                 tx_pkt = *tx_pkts++;
601                 pkt_len = tx_pkt->pkt_len;
602
603                 /*
604                  * Determine how many (if any) context descriptors
605                  * are needed for offload functionality.
606                  */
607                 ol_flags = tx_pkt->ol_flags;
608
609                 /* If hardware offload required */
610                 tx_ol_req = ol_flags & IXGBE_TX_OFFLOAD_MASK;
611                 if (tx_ol_req) {
612                         tx_offload.l2_len = tx_pkt->l2_len;
613                         tx_offload.l3_len = tx_pkt->l3_len;
614                         tx_offload.l4_len = tx_pkt->l4_len;
615                         tx_offload.vlan_tci = tx_pkt->vlan_tci;
616                         tx_offload.tso_segsz = tx_pkt->tso_segsz;
617
618                         /* If new context need be built or reuse the exist ctx. */
619                         ctx = what_advctx_update(txq, tx_ol_req,
620                                 tx_offload);
621                         /* Only allocate context descriptor if required*/
622                         new_ctx = (ctx == IXGBE_CTX_NUM);
623                         ctx = txq->ctx_curr;
624                 }
625
626                 /*
627                  * Keep track of how many descriptors are used this loop
628                  * This will always be the number of segments + the number of
629                  * Context descriptors required to transmit the packet
630                  */
631                 nb_used = (uint16_t)(tx_pkt->nb_segs + new_ctx);
632
633                 /*
634                  * The number of descriptors that must be allocated for a
635                  * packet is the number of segments of that packet, plus 1
636                  * Context Descriptor for the hardware offload, if any.
637                  * Determine the last TX descriptor to allocate in the TX ring
638                  * for the packet, starting from the current position (tx_id)
639                  * in the ring.
640                  */
641                 tx_last = (uint16_t) (tx_id + nb_used - 1);
642
643                 /* Circular ring */
644                 if (tx_last >= txq->nb_tx_desc)
645                         tx_last = (uint16_t) (tx_last - txq->nb_tx_desc);
646
647                 PMD_TX_LOG(DEBUG, "port_id=%u queue_id=%u pktlen=%u"
648                            " tx_first=%u tx_last=%u",
649                            (unsigned) txq->port_id,
650                            (unsigned) txq->queue_id,
651                            (unsigned) pkt_len,
652                            (unsigned) tx_id,
653                            (unsigned) tx_last);
654
655                 /*
656                  * Make sure there are enough TX descriptors available to
657                  * transmit the entire packet.
658                  * nb_used better be less than or equal to txq->tx_rs_thresh
659                  */
660                 if (nb_used > txq->nb_tx_free) {
661                         PMD_TX_FREE_LOG(DEBUG,
662                                         "Not enough free TX descriptors "
663                                         "nb_used=%4u nb_free=%4u "
664                                         "(port=%d queue=%d)",
665                                         nb_used, txq->nb_tx_free,
666                                         txq->port_id, txq->queue_id);
667
668                         if (ixgbe_xmit_cleanup(txq) != 0) {
669                                 /* Could not clean any descriptors */
670                                 if (nb_tx == 0)
671                                         return (0);
672                                 goto end_of_tx;
673                         }
674
675                         /* nb_used better be <= txq->tx_rs_thresh */
676                         if (unlikely(nb_used > txq->tx_rs_thresh)) {
677                                 PMD_TX_FREE_LOG(DEBUG,
678                                         "The number of descriptors needed to "
679                                         "transmit the packet exceeds the "
680                                         "RS bit threshold. This will impact "
681                                         "performance."
682                                         "nb_used=%4u nb_free=%4u "
683                                         "tx_rs_thresh=%4u. "
684                                         "(port=%d queue=%d)",
685                                         nb_used, txq->nb_tx_free,
686                                         txq->tx_rs_thresh,
687                                         txq->port_id, txq->queue_id);
688                                 /*
689                                  * Loop here until there are enough TX
690                                  * descriptors or until the ring cannot be
691                                  * cleaned.
692                                  */
693                                 while (nb_used > txq->nb_tx_free) {
694                                         if (ixgbe_xmit_cleanup(txq) != 0) {
695                                                 /*
696                                                  * Could not clean any
697                                                  * descriptors
698                                                  */
699                                                 if (nb_tx == 0)
700                                                         return (0);
701                                                 goto end_of_tx;
702                                         }
703                                 }
704                         }
705                 }
706
707                 /*
708                  * By now there are enough free TX descriptors to transmit
709                  * the packet.
710                  */
711
712                 /*
713                  * Set common flags of all TX Data Descriptors.
714                  *
715                  * The following bits must be set in all Data Descriptors:
716                  *   - IXGBE_ADVTXD_DTYP_DATA
717                  *   - IXGBE_ADVTXD_DCMD_DEXT
718                  *
719                  * The following bits must be set in the first Data Descriptor
720                  * and are ignored in the other ones:
721                  *   - IXGBE_ADVTXD_DCMD_IFCS
722                  *   - IXGBE_ADVTXD_MAC_1588
723                  *   - IXGBE_ADVTXD_DCMD_VLE
724                  *
725                  * The following bits must only be set in the last Data
726                  * Descriptor:
727                  *   - IXGBE_TXD_CMD_EOP
728                  *
729                  * The following bits can be set in any Data Descriptor, but
730                  * are only set in the last Data Descriptor:
731                  *   - IXGBE_TXD_CMD_RS
732                  */
733                 cmd_type_len = IXGBE_ADVTXD_DTYP_DATA |
734                         IXGBE_ADVTXD_DCMD_IFCS | IXGBE_ADVTXD_DCMD_DEXT;
735
736 #ifdef RTE_LIBRTE_IEEE1588
737                 if (ol_flags & PKT_TX_IEEE1588_TMST)
738                         cmd_type_len |= IXGBE_ADVTXD_MAC_1588;
739 #endif
740
741                 olinfo_status = 0;
742                 if (tx_ol_req) {
743
744                         if (ol_flags & PKT_TX_TCP_SEG) {
745                                 /* when TSO is on, paylen in descriptor is the
746                                  * not the packet len but the tcp payload len */
747                                 pkt_len -= (tx_offload.l2_len +
748                                         tx_offload.l3_len + tx_offload.l4_len);
749                         }
750
751                         /*
752                          * Setup the TX Advanced Context Descriptor if required
753                          */
754                         if (new_ctx) {
755                                 volatile struct ixgbe_adv_tx_context_desc *
756                                     ctx_txd;
757
758                                 ctx_txd = (volatile struct
759                                     ixgbe_adv_tx_context_desc *)
760                                     &txr[tx_id];
761
762                                 txn = &sw_ring[txe->next_id];
763                                 rte_prefetch0(&txn->mbuf->pool);
764
765                                 if (txe->mbuf != NULL) {
766                                         rte_pktmbuf_free_seg(txe->mbuf);
767                                         txe->mbuf = NULL;
768                                 }
769
770                                 ixgbe_set_xmit_ctx(txq, ctx_txd, tx_ol_req,
771                                         tx_offload);
772
773                                 txe->last_id = tx_last;
774                                 tx_id = txe->next_id;
775                                 txe = txn;
776                         }
777
778                         /*
779                          * Setup the TX Advanced Data Descriptor,
780                          * This path will go through
781                          * whatever new/reuse the context descriptor
782                          */
783                         cmd_type_len  |= tx_desc_ol_flags_to_cmdtype(ol_flags);
784                         olinfo_status |= tx_desc_cksum_flags_to_olinfo(ol_flags);
785                         olinfo_status |= ctx << IXGBE_ADVTXD_IDX_SHIFT;
786                 }
787
788                 olinfo_status |= (pkt_len << IXGBE_ADVTXD_PAYLEN_SHIFT);
789
790                 m_seg = tx_pkt;
791                 do {
792                         txd = &txr[tx_id];
793                         txn = &sw_ring[txe->next_id];
794                         rte_prefetch0(&txn->mbuf->pool);
795
796                         if (txe->mbuf != NULL)
797                                 rte_pktmbuf_free_seg(txe->mbuf);
798                         txe->mbuf = m_seg;
799
800                         /*
801                          * Set up Transmit Data Descriptor.
802                          */
803                         slen = m_seg->data_len;
804                         buf_dma_addr = RTE_MBUF_DATA_DMA_ADDR(m_seg);
805                         txd->read.buffer_addr =
806                                 rte_cpu_to_le_64(buf_dma_addr);
807                         txd->read.cmd_type_len =
808                                 rte_cpu_to_le_32(cmd_type_len | slen);
809                         txd->read.olinfo_status =
810                                 rte_cpu_to_le_32(olinfo_status);
811                         txe->last_id = tx_last;
812                         tx_id = txe->next_id;
813                         txe = txn;
814                         m_seg = m_seg->next;
815                 } while (m_seg != NULL);
816
817                 /*
818                  * The last packet data descriptor needs End Of Packet (EOP)
819                  */
820                 cmd_type_len |= IXGBE_TXD_CMD_EOP;
821                 txq->nb_tx_used = (uint16_t)(txq->nb_tx_used + nb_used);
822                 txq->nb_tx_free = (uint16_t)(txq->nb_tx_free - nb_used);
823
824                 /* Set RS bit only on threshold packets' last descriptor */
825                 if (txq->nb_tx_used >= txq->tx_rs_thresh) {
826                         PMD_TX_FREE_LOG(DEBUG,
827                                         "Setting RS bit on TXD id="
828                                         "%4u (port=%d queue=%d)",
829                                         tx_last, txq->port_id, txq->queue_id);
830
831                         cmd_type_len |= IXGBE_TXD_CMD_RS;
832
833                         /* Update txq RS bit counters */
834                         txq->nb_tx_used = 0;
835                 }
836                 txd->read.cmd_type_len |= rte_cpu_to_le_32(cmd_type_len);
837         }
838 end_of_tx:
839         rte_wmb();
840
841         /*
842          * Set the Transmit Descriptor Tail (TDT)
843          */
844         PMD_TX_LOG(DEBUG, "port_id=%u queue_id=%u tx_tail=%u nb_tx=%u",
845                    (unsigned) txq->port_id, (unsigned) txq->queue_id,
846                    (unsigned) tx_id, (unsigned) nb_tx);
847         IXGBE_PCI_REG_WRITE(txq->tdt_reg_addr, tx_id);
848         txq->tx_tail = tx_id;
849
850         return (nb_tx);
851 }
852
853 /*********************************************************************
854  *
855  *  RX functions
856  *
857  **********************************************************************/
858 static inline uint64_t
859 rx_desc_hlen_type_rss_to_pkt_flags(uint32_t hl_tp_rs)
860 {
861         uint64_t pkt_flags;
862
863         static uint64_t ip_pkt_types_map[16] = {
864                 0, PKT_RX_IPV4_HDR, PKT_RX_IPV4_HDR_EXT, PKT_RX_IPV4_HDR_EXT,
865                 PKT_RX_IPV6_HDR, 0, 0, 0,
866                 PKT_RX_IPV6_HDR_EXT, 0, 0, 0,
867                 PKT_RX_IPV6_HDR_EXT, 0, 0, 0,
868         };
869
870         static uint64_t ip_rss_types_map[16] = {
871                 0, PKT_RX_RSS_HASH, PKT_RX_RSS_HASH, PKT_RX_RSS_HASH,
872                 0, PKT_RX_RSS_HASH, 0, PKT_RX_RSS_HASH,
873                 PKT_RX_RSS_HASH, 0, 0, 0,
874                 0, 0, 0,  PKT_RX_FDIR,
875         };
876
877 #ifdef RTE_LIBRTE_IEEE1588
878         static uint64_t ip_pkt_etqf_map[8] = {
879                 0, 0, 0, PKT_RX_IEEE1588_PTP,
880                 0, 0, 0, 0,
881         };
882
883         pkt_flags = (hl_tp_rs & IXGBE_RXDADV_PKTTYPE_ETQF) ?
884                         ip_pkt_etqf_map[(hl_tp_rs >> 4) & 0x07] :
885                         ip_pkt_types_map[(hl_tp_rs >> 4) & 0x0F];
886 #else
887         pkt_flags = (hl_tp_rs & IXGBE_RXDADV_PKTTYPE_ETQF) ? 0 :
888                         ip_pkt_types_map[(hl_tp_rs >> 4) & 0x0F];
889
890 #endif
891         return pkt_flags | ip_rss_types_map[hl_tp_rs & 0xF];
892 }
893
894 static inline uint64_t
895 rx_desc_status_to_pkt_flags(uint32_t rx_status)
896 {
897         uint64_t pkt_flags;
898
899         /*
900          * Check if VLAN present only.
901          * Do not check whether L3/L4 rx checksum done by NIC or not,
902          * That can be found from rte_eth_rxmode.hw_ip_checksum flag
903          */
904         pkt_flags = (rx_status & IXGBE_RXD_STAT_VP) ?  PKT_RX_VLAN_PKT : 0;
905
906 #ifdef RTE_LIBRTE_IEEE1588
907         if (rx_status & IXGBE_RXD_STAT_TMST)
908                 pkt_flags = pkt_flags | PKT_RX_IEEE1588_TMST;
909 #endif
910         return pkt_flags;
911 }
912
913 static inline uint64_t
914 rx_desc_error_to_pkt_flags(uint32_t rx_status)
915 {
916         /*
917          * Bit 31: IPE, IPv4 checksum error
918          * Bit 30: L4I, L4I integrity error
919          */
920         static uint64_t error_to_pkt_flags_map[4] = {
921                 0,  PKT_RX_L4_CKSUM_BAD, PKT_RX_IP_CKSUM_BAD,
922                 PKT_RX_IP_CKSUM_BAD | PKT_RX_L4_CKSUM_BAD
923         };
924         return error_to_pkt_flags_map[(rx_status >>
925                 IXGBE_RXDADV_ERR_CKSUM_BIT) & IXGBE_RXDADV_ERR_CKSUM_MSK];
926 }
927
928 #ifdef RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC
929 /*
930  * LOOK_AHEAD defines how many desc statuses to check beyond the
931  * current descriptor.
932  * It must be a pound define for optimal performance.
933  * Do not change the value of LOOK_AHEAD, as the ixgbe_rx_scan_hw_ring
934  * function only works with LOOK_AHEAD=8.
935  */
936 #define LOOK_AHEAD 8
937 #if (LOOK_AHEAD != 8)
938 #error "PMD IXGBE: LOOK_AHEAD must be 8\n"
939 #endif
940 static inline int
941 ixgbe_rx_scan_hw_ring(struct igb_rx_queue *rxq)
942 {
943         volatile union ixgbe_adv_rx_desc *rxdp;
944         struct igb_rx_entry *rxep;
945         struct rte_mbuf *mb;
946         uint16_t pkt_len;
947         uint64_t pkt_flags;
948         int s[LOOK_AHEAD], nb_dd;
949         int i, j, nb_rx = 0;
950
951
952         /* get references to current descriptor and S/W ring entry */
953         rxdp = &rxq->rx_ring[rxq->rx_tail];
954         rxep = &rxq->sw_ring[rxq->rx_tail];
955
956         /* check to make sure there is at least 1 packet to receive */
957         if (! (rxdp->wb.upper.status_error & IXGBE_RXDADV_STAT_DD))
958                 return 0;
959
960         /*
961          * Scan LOOK_AHEAD descriptors at a time to determine which descriptors
962          * reference packets that are ready to be received.
963          */
964         for (i = 0; i < RTE_PMD_IXGBE_RX_MAX_BURST;
965              i += LOOK_AHEAD, rxdp += LOOK_AHEAD, rxep += LOOK_AHEAD)
966         {
967                 /* Read desc statuses backwards to avoid race condition */
968                 for (j = LOOK_AHEAD-1; j >= 0; --j)
969                         s[j] = rxdp[j].wb.upper.status_error;
970
971                 /* Compute how many status bits were set */
972                 nb_dd = 0;
973                 for (j = 0; j < LOOK_AHEAD; ++j)
974                         nb_dd += s[j] & IXGBE_RXDADV_STAT_DD;
975
976                 nb_rx += nb_dd;
977
978                 /* Translate descriptor info to mbuf format */
979                 for (j = 0; j < nb_dd; ++j) {
980                         mb = rxep[j].mbuf;
981                         pkt_len = (uint16_t)(rxdp[j].wb.upper.length - rxq->crc_len);
982                         mb->data_len = pkt_len;
983                         mb->pkt_len = pkt_len;
984                         mb->vlan_tci = rxdp[j].wb.upper.vlan;
985                         mb->vlan_tci = rte_le_to_cpu_16(rxdp[j].wb.upper.vlan);
986
987                         /* convert descriptor fields to rte mbuf flags */
988                         pkt_flags  = rx_desc_hlen_type_rss_to_pkt_flags(
989                                         rxdp[j].wb.lower.lo_dword.data);
990                         /* reuse status field from scan list */
991                         pkt_flags |= rx_desc_status_to_pkt_flags(s[j]);
992                         pkt_flags |= rx_desc_error_to_pkt_flags(s[j]);
993                         mb->ol_flags = pkt_flags;
994
995                         if (likely(pkt_flags & PKT_RX_RSS_HASH))
996                                 mb->hash.rss = rxdp[j].wb.lower.hi_dword.rss;
997                         else if (pkt_flags & PKT_RX_FDIR) {
998                                 mb->hash.fdir.hash =
999                                         (uint16_t)((rxdp[j].wb.lower.hi_dword.csum_ip.csum)
1000                                                 & IXGBE_ATR_HASH_MASK);
1001                                 mb->hash.fdir.id = rxdp[j].wb.lower.hi_dword.csum_ip.ip_id;
1002                         }
1003                 }
1004
1005                 /* Move mbuf pointers from the S/W ring to the stage */
1006                 for (j = 0; j < LOOK_AHEAD; ++j) {
1007                         rxq->rx_stage[i + j] = rxep[j].mbuf;
1008                 }
1009
1010                 /* stop if all requested packets could not be received */
1011                 if (nb_dd != LOOK_AHEAD)
1012                         break;
1013         }
1014
1015         /* clear software ring entries so we can cleanup correctly */
1016         for (i = 0; i < nb_rx; ++i) {
1017                 rxq->sw_ring[rxq->rx_tail + i].mbuf = NULL;
1018         }
1019
1020
1021         return nb_rx;
1022 }
1023
1024 static inline int
1025 ixgbe_rx_alloc_bufs(struct igb_rx_queue *rxq)
1026 {
1027         volatile union ixgbe_adv_rx_desc *rxdp;
1028         struct igb_rx_entry *rxep;
1029         struct rte_mbuf *mb;
1030         uint16_t alloc_idx;
1031         uint64_t dma_addr;
1032         int diag, i;
1033
1034         /* allocate buffers in bulk directly into the S/W ring */
1035         alloc_idx = (uint16_t)(rxq->rx_free_trigger -
1036                                 (rxq->rx_free_thresh - 1));
1037         rxep = &rxq->sw_ring[alloc_idx];
1038         diag = rte_mempool_get_bulk(rxq->mb_pool, (void *)rxep,
1039                                     rxq->rx_free_thresh);
1040         if (unlikely(diag != 0))
1041                 return (-ENOMEM);
1042
1043         rxdp = &rxq->rx_ring[alloc_idx];
1044         for (i = 0; i < rxq->rx_free_thresh; ++i) {
1045                 /* populate the static rte mbuf fields */
1046                 mb = rxep[i].mbuf;
1047                 rte_mbuf_refcnt_set(mb, 1);
1048                 mb->next = NULL;
1049                 mb->data_off = RTE_PKTMBUF_HEADROOM;
1050                 mb->nb_segs = 1;
1051                 mb->port = rxq->port_id;
1052
1053                 /* populate the descriptors */
1054                 dma_addr = (uint64_t)mb->buf_physaddr + RTE_PKTMBUF_HEADROOM;
1055                 rxdp[i].read.hdr_addr = dma_addr;
1056                 rxdp[i].read.pkt_addr = dma_addr;
1057         }
1058
1059         /* update tail pointer */
1060         rte_wmb();
1061         IXGBE_PCI_REG_WRITE(rxq->rdt_reg_addr, rxq->rx_free_trigger);
1062
1063         /* update state of internal queue structure */
1064         rxq->rx_free_trigger = (uint16_t)(rxq->rx_free_trigger +
1065                                                 rxq->rx_free_thresh);
1066         if (rxq->rx_free_trigger >= rxq->nb_rx_desc)
1067                 rxq->rx_free_trigger = (uint16_t)(rxq->rx_free_thresh - 1);
1068
1069         /* no errors */
1070         return 0;
1071 }
1072
1073 static inline uint16_t
1074 ixgbe_rx_fill_from_stage(struct igb_rx_queue *rxq, struct rte_mbuf **rx_pkts,
1075                          uint16_t nb_pkts)
1076 {
1077         struct rte_mbuf **stage = &rxq->rx_stage[rxq->rx_next_avail];
1078         int i;
1079
1080         /* how many packets are ready to return? */
1081         nb_pkts = (uint16_t)RTE_MIN(nb_pkts, rxq->rx_nb_avail);
1082
1083         /* copy mbuf pointers to the application's packet list */
1084         for (i = 0; i < nb_pkts; ++i)
1085                 rx_pkts[i] = stage[i];
1086
1087         /* update internal queue state */
1088         rxq->rx_nb_avail = (uint16_t)(rxq->rx_nb_avail - nb_pkts);
1089         rxq->rx_next_avail = (uint16_t)(rxq->rx_next_avail + nb_pkts);
1090
1091         return nb_pkts;
1092 }
1093
1094 static inline uint16_t
1095 rx_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
1096              uint16_t nb_pkts)
1097 {
1098         struct igb_rx_queue *rxq = (struct igb_rx_queue *)rx_queue;
1099         uint16_t nb_rx = 0;
1100
1101         /* Any previously recv'd pkts will be returned from the Rx stage */
1102         if (rxq->rx_nb_avail)
1103                 return ixgbe_rx_fill_from_stage(rxq, rx_pkts, nb_pkts);
1104
1105         /* Scan the H/W ring for packets to receive */
1106         nb_rx = (uint16_t)ixgbe_rx_scan_hw_ring(rxq);
1107
1108         /* update internal queue state */
1109         rxq->rx_next_avail = 0;
1110         rxq->rx_nb_avail = nb_rx;
1111         rxq->rx_tail = (uint16_t)(rxq->rx_tail + nb_rx);
1112
1113         /* if required, allocate new buffers to replenish descriptors */
1114         if (rxq->rx_tail > rxq->rx_free_trigger) {
1115                 if (ixgbe_rx_alloc_bufs(rxq) != 0) {
1116                         int i, j;
1117                         PMD_RX_LOG(DEBUG, "RX mbuf alloc failed port_id=%u "
1118                                    "queue_id=%u", (unsigned) rxq->port_id,
1119                                    (unsigned) rxq->queue_id);
1120
1121                         rte_eth_devices[rxq->port_id].data->rx_mbuf_alloc_failed +=
1122                                 rxq->rx_free_thresh;
1123
1124                         /*
1125                          * Need to rewind any previous receives if we cannot
1126                          * allocate new buffers to replenish the old ones.
1127                          */
1128                         rxq->rx_nb_avail = 0;
1129                         rxq->rx_tail = (uint16_t)(rxq->rx_tail - nb_rx);
1130                         for (i = 0, j = rxq->rx_tail; i < nb_rx; ++i, ++j)
1131                                 rxq->sw_ring[j].mbuf = rxq->rx_stage[i];
1132
1133                         return 0;
1134                 }
1135         }
1136
1137         if (rxq->rx_tail >= rxq->nb_rx_desc)
1138                 rxq->rx_tail = 0;
1139
1140         /* received any packets this loop? */
1141         if (rxq->rx_nb_avail)
1142                 return ixgbe_rx_fill_from_stage(rxq, rx_pkts, nb_pkts);
1143
1144         return 0;
1145 }
1146
1147 /* split requests into chunks of size RTE_PMD_IXGBE_RX_MAX_BURST */
1148 uint16_t
1149 ixgbe_recv_pkts_bulk_alloc(void *rx_queue, struct rte_mbuf **rx_pkts,
1150                            uint16_t nb_pkts)
1151 {
1152         uint16_t nb_rx;
1153
1154         if (unlikely(nb_pkts == 0))
1155                 return 0;
1156
1157         if (likely(nb_pkts <= RTE_PMD_IXGBE_RX_MAX_BURST))
1158                 return rx_recv_pkts(rx_queue, rx_pkts, nb_pkts);
1159
1160         /* request is relatively large, chunk it up */
1161         nb_rx = 0;
1162         while (nb_pkts) {
1163                 uint16_t ret, n;
1164                 n = (uint16_t)RTE_MIN(nb_pkts, RTE_PMD_IXGBE_RX_MAX_BURST);
1165                 ret = rx_recv_pkts(rx_queue, &rx_pkts[nb_rx], n);
1166                 nb_rx = (uint16_t)(nb_rx + ret);
1167                 nb_pkts = (uint16_t)(nb_pkts - ret);
1168                 if (ret < n)
1169                         break;
1170         }
1171
1172         return nb_rx;
1173 }
1174 #endif /* RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC */
1175
1176 uint16_t
1177 ixgbe_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
1178                 uint16_t nb_pkts)
1179 {
1180         struct igb_rx_queue *rxq;
1181         volatile union ixgbe_adv_rx_desc *rx_ring;
1182         volatile union ixgbe_adv_rx_desc *rxdp;
1183         struct igb_rx_entry *sw_ring;
1184         struct igb_rx_entry *rxe;
1185         struct rte_mbuf *rxm;
1186         struct rte_mbuf *nmb;
1187         union ixgbe_adv_rx_desc rxd;
1188         uint64_t dma_addr;
1189         uint32_t staterr;
1190         uint32_t hlen_type_rss;
1191         uint16_t pkt_len;
1192         uint16_t rx_id;
1193         uint16_t nb_rx;
1194         uint16_t nb_hold;
1195         uint64_t pkt_flags;
1196
1197         nb_rx = 0;
1198         nb_hold = 0;
1199         rxq = rx_queue;
1200         rx_id = rxq->rx_tail;
1201         rx_ring = rxq->rx_ring;
1202         sw_ring = rxq->sw_ring;
1203         while (nb_rx < nb_pkts) {
1204                 /*
1205                  * The order of operations here is important as the DD status
1206                  * bit must not be read after any other descriptor fields.
1207                  * rx_ring and rxdp are pointing to volatile data so the order
1208                  * of accesses cannot be reordered by the compiler. If they were
1209                  * not volatile, they could be reordered which could lead to
1210                  * using invalid descriptor fields when read from rxd.
1211                  */
1212                 rxdp = &rx_ring[rx_id];
1213                 staterr = rxdp->wb.upper.status_error;
1214                 if (! (staterr & rte_cpu_to_le_32(IXGBE_RXDADV_STAT_DD)))
1215                         break;
1216                 rxd = *rxdp;
1217
1218                 /*
1219                  * End of packet.
1220                  *
1221                  * If the IXGBE_RXDADV_STAT_EOP flag is not set, the RX packet
1222                  * is likely to be invalid and to be dropped by the various
1223                  * validation checks performed by the network stack.
1224                  *
1225                  * Allocate a new mbuf to replenish the RX ring descriptor.
1226                  * If the allocation fails:
1227                  *    - arrange for that RX descriptor to be the first one
1228                  *      being parsed the next time the receive function is
1229                  *      invoked [on the same queue].
1230                  *
1231                  *    - Stop parsing the RX ring and return immediately.
1232                  *
1233                  * This policy do not drop the packet received in the RX
1234                  * descriptor for which the allocation of a new mbuf failed.
1235                  * Thus, it allows that packet to be later retrieved if
1236                  * mbuf have been freed in the mean time.
1237                  * As a side effect, holding RX descriptors instead of
1238                  * systematically giving them back to the NIC may lead to
1239                  * RX ring exhaustion situations.
1240                  * However, the NIC can gracefully prevent such situations
1241                  * to happen by sending specific "back-pressure" flow control
1242                  * frames to its peer(s).
1243                  */
1244                 PMD_RX_LOG(DEBUG, "port_id=%u queue_id=%u rx_id=%u "
1245                            "ext_err_stat=0x%08x pkt_len=%u",
1246                            (unsigned) rxq->port_id, (unsigned) rxq->queue_id,
1247                            (unsigned) rx_id, (unsigned) staterr,
1248                            (unsigned) rte_le_to_cpu_16(rxd.wb.upper.length));
1249
1250                 nmb = rte_rxmbuf_alloc(rxq->mb_pool);
1251                 if (nmb == NULL) {
1252                         PMD_RX_LOG(DEBUG, "RX mbuf alloc failed port_id=%u "
1253                                    "queue_id=%u", (unsigned) rxq->port_id,
1254                                    (unsigned) rxq->queue_id);
1255                         rte_eth_devices[rxq->port_id].data->rx_mbuf_alloc_failed++;
1256                         break;
1257                 }
1258
1259                 nb_hold++;
1260                 rxe = &sw_ring[rx_id];
1261                 rx_id++;
1262                 if (rx_id == rxq->nb_rx_desc)
1263                         rx_id = 0;
1264
1265                 /* Prefetch next mbuf while processing current one. */
1266                 rte_ixgbe_prefetch(sw_ring[rx_id].mbuf);
1267
1268                 /*
1269                  * When next RX descriptor is on a cache-line boundary,
1270                  * prefetch the next 4 RX descriptors and the next 8 pointers
1271                  * to mbufs.
1272                  */
1273                 if ((rx_id & 0x3) == 0) {
1274                         rte_ixgbe_prefetch(&rx_ring[rx_id]);
1275                         rte_ixgbe_prefetch(&sw_ring[rx_id]);
1276                 }
1277
1278                 rxm = rxe->mbuf;
1279                 rxe->mbuf = nmb;
1280                 dma_addr =
1281                         rte_cpu_to_le_64(RTE_MBUF_DATA_DMA_ADDR_DEFAULT(nmb));
1282                 rxdp->read.hdr_addr = dma_addr;
1283                 rxdp->read.pkt_addr = dma_addr;
1284
1285                 /*
1286                  * Initialize the returned mbuf.
1287                  * 1) setup generic mbuf fields:
1288                  *    - number of segments,
1289                  *    - next segment,
1290                  *    - packet length,
1291                  *    - RX port identifier.
1292                  * 2) integrate hardware offload data, if any:
1293                  *    - RSS flag & hash,
1294                  *    - IP checksum flag,
1295                  *    - VLAN TCI, if any,
1296                  *    - error flags.
1297                  */
1298                 pkt_len = (uint16_t) (rte_le_to_cpu_16(rxd.wb.upper.length) -
1299                                       rxq->crc_len);
1300                 rxm->data_off = RTE_PKTMBUF_HEADROOM;
1301                 rte_packet_prefetch((char *)rxm->buf_addr + rxm->data_off);
1302                 rxm->nb_segs = 1;
1303                 rxm->next = NULL;
1304                 rxm->pkt_len = pkt_len;
1305                 rxm->data_len = pkt_len;
1306                 rxm->port = rxq->port_id;
1307
1308                 hlen_type_rss = rte_le_to_cpu_32(rxd.wb.lower.lo_dword.data);
1309                 /* Only valid if PKT_RX_VLAN_PKT set in pkt_flags */
1310                 rxm->vlan_tci = rte_le_to_cpu_16(rxd.wb.upper.vlan);
1311
1312                 pkt_flags = rx_desc_hlen_type_rss_to_pkt_flags(hlen_type_rss);
1313                 pkt_flags = pkt_flags | rx_desc_status_to_pkt_flags(staterr);
1314                 pkt_flags = pkt_flags | rx_desc_error_to_pkt_flags(staterr);
1315                 rxm->ol_flags = pkt_flags;
1316
1317                 if (likely(pkt_flags & PKT_RX_RSS_HASH))
1318                         rxm->hash.rss = rxd.wb.lower.hi_dword.rss;
1319                 else if (pkt_flags & PKT_RX_FDIR) {
1320                         rxm->hash.fdir.hash =
1321                                 (uint16_t)((rxd.wb.lower.hi_dword.csum_ip.csum)
1322                                            & IXGBE_ATR_HASH_MASK);
1323                         rxm->hash.fdir.id = rxd.wb.lower.hi_dword.csum_ip.ip_id;
1324                 }
1325                 /*
1326                  * Store the mbuf address into the next entry of the array
1327                  * of returned packets.
1328                  */
1329                 rx_pkts[nb_rx++] = rxm;
1330         }
1331         rxq->rx_tail = rx_id;
1332
1333         /*
1334          * If the number of free RX descriptors is greater than the RX free
1335          * threshold of the queue, advance the Receive Descriptor Tail (RDT)
1336          * register.
1337          * Update the RDT with the value of the last processed RX descriptor
1338          * minus 1, to guarantee that the RDT register is never equal to the
1339          * RDH register, which creates a "full" ring situtation from the
1340          * hardware point of view...
1341          */
1342         nb_hold = (uint16_t) (nb_hold + rxq->nb_rx_hold);
1343         if (nb_hold > rxq->rx_free_thresh) {
1344                 PMD_RX_LOG(DEBUG, "port_id=%u queue_id=%u rx_tail=%u "
1345                            "nb_hold=%u nb_rx=%u",
1346                            (unsigned) rxq->port_id, (unsigned) rxq->queue_id,
1347                            (unsigned) rx_id, (unsigned) nb_hold,
1348                            (unsigned) nb_rx);
1349                 rx_id = (uint16_t) ((rx_id == 0) ?
1350                                      (rxq->nb_rx_desc - 1) : (rx_id - 1));
1351                 IXGBE_PCI_REG_WRITE(rxq->rdt_reg_addr, rx_id);
1352                 nb_hold = 0;
1353         }
1354         rxq->nb_rx_hold = nb_hold;
1355         return (nb_rx);
1356 }
1357
1358 uint16_t
1359 ixgbe_recv_scattered_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
1360                           uint16_t nb_pkts)
1361 {
1362         struct igb_rx_queue *rxq;
1363         volatile union ixgbe_adv_rx_desc *rx_ring;
1364         volatile union ixgbe_adv_rx_desc *rxdp;
1365         struct igb_rx_entry *sw_ring;
1366         struct igb_rx_entry *rxe;
1367         struct rte_mbuf *first_seg;
1368         struct rte_mbuf *last_seg;
1369         struct rte_mbuf *rxm;
1370         struct rte_mbuf *nmb;
1371         union ixgbe_adv_rx_desc rxd;
1372         uint64_t dma; /* Physical address of mbuf data buffer */
1373         uint32_t staterr;
1374         uint32_t hlen_type_rss;
1375         uint16_t rx_id;
1376         uint16_t nb_rx;
1377         uint16_t nb_hold;
1378         uint16_t data_len;
1379         uint64_t pkt_flags;
1380
1381         nb_rx = 0;
1382         nb_hold = 0;
1383         rxq = rx_queue;
1384         rx_id = rxq->rx_tail;
1385         rx_ring = rxq->rx_ring;
1386         sw_ring = rxq->sw_ring;
1387
1388         /*
1389          * Retrieve RX context of current packet, if any.
1390          */
1391         first_seg = rxq->pkt_first_seg;
1392         last_seg = rxq->pkt_last_seg;
1393
1394         while (nb_rx < nb_pkts) {
1395         next_desc:
1396                 /*
1397                  * The order of operations here is important as the DD status
1398                  * bit must not be read after any other descriptor fields.
1399                  * rx_ring and rxdp are pointing to volatile data so the order
1400                  * of accesses cannot be reordered by the compiler. If they were
1401                  * not volatile, they could be reordered which could lead to
1402                  * using invalid descriptor fields when read from rxd.
1403                  */
1404                 rxdp = &rx_ring[rx_id];
1405                 staterr = rxdp->wb.upper.status_error;
1406                 if (! (staterr & rte_cpu_to_le_32(IXGBE_RXDADV_STAT_DD)))
1407                         break;
1408                 rxd = *rxdp;
1409
1410                 /*
1411                  * Descriptor done.
1412                  *
1413                  * Allocate a new mbuf to replenish the RX ring descriptor.
1414                  * If the allocation fails:
1415                  *    - arrange for that RX descriptor to be the first one
1416                  *      being parsed the next time the receive function is
1417                  *      invoked [on the same queue].
1418                  *
1419                  *    - Stop parsing the RX ring and return immediately.
1420                  *
1421                  * This policy does not drop the packet received in the RX
1422                  * descriptor for which the allocation of a new mbuf failed.
1423                  * Thus, it allows that packet to be later retrieved if
1424                  * mbuf have been freed in the mean time.
1425                  * As a side effect, holding RX descriptors instead of
1426                  * systematically giving them back to the NIC may lead to
1427                  * RX ring exhaustion situations.
1428                  * However, the NIC can gracefully prevent such situations
1429                  * to happen by sending specific "back-pressure" flow control
1430                  * frames to its peer(s).
1431                  */
1432                 PMD_RX_LOG(DEBUG, "port_id=%u queue_id=%u rx_id=%u "
1433                            "staterr=0x%x data_len=%u",
1434                            (unsigned) rxq->port_id, (unsigned) rxq->queue_id,
1435                            (unsigned) rx_id, (unsigned) staterr,
1436                            (unsigned) rte_le_to_cpu_16(rxd.wb.upper.length));
1437
1438                 nmb = rte_rxmbuf_alloc(rxq->mb_pool);
1439                 if (nmb == NULL) {
1440                         PMD_RX_LOG(DEBUG, "RX mbuf alloc failed port_id=%u "
1441                                    "queue_id=%u", (unsigned) rxq->port_id,
1442                                    (unsigned) rxq->queue_id);
1443                         rte_eth_devices[rxq->port_id].data->rx_mbuf_alloc_failed++;
1444                         break;
1445                 }
1446
1447                 nb_hold++;
1448                 rxe = &sw_ring[rx_id];
1449                 rx_id++;
1450                 if (rx_id == rxq->nb_rx_desc)
1451                         rx_id = 0;
1452
1453                 /* Prefetch next mbuf while processing current one. */
1454                 rte_ixgbe_prefetch(sw_ring[rx_id].mbuf);
1455
1456                 /*
1457                  * When next RX descriptor is on a cache-line boundary,
1458                  * prefetch the next 4 RX descriptors and the next 8 pointers
1459                  * to mbufs.
1460                  */
1461                 if ((rx_id & 0x3) == 0) {
1462                         rte_ixgbe_prefetch(&rx_ring[rx_id]);
1463                         rte_ixgbe_prefetch(&sw_ring[rx_id]);
1464                 }
1465
1466                 /*
1467                  * Update RX descriptor with the physical address of the new
1468                  * data buffer of the new allocated mbuf.
1469                  */
1470                 rxm = rxe->mbuf;
1471                 rxe->mbuf = nmb;
1472                 dma = rte_cpu_to_le_64(RTE_MBUF_DATA_DMA_ADDR_DEFAULT(nmb));
1473                 rxdp->read.hdr_addr = dma;
1474                 rxdp->read.pkt_addr = dma;
1475
1476                 /*
1477                  * Set data length & data buffer address of mbuf.
1478                  */
1479                 data_len = rte_le_to_cpu_16(rxd.wb.upper.length);
1480                 rxm->data_len = data_len;
1481                 rxm->data_off = RTE_PKTMBUF_HEADROOM;
1482
1483                 /*
1484                  * If this is the first buffer of the received packet,
1485                  * set the pointer to the first mbuf of the packet and
1486                  * initialize its context.
1487                  * Otherwise, update the total length and the number of segments
1488                  * of the current scattered packet, and update the pointer to
1489                  * the last mbuf of the current packet.
1490                  */
1491                 if (first_seg == NULL) {
1492                         first_seg = rxm;
1493                         first_seg->pkt_len = data_len;
1494                         first_seg->nb_segs = 1;
1495                 } else {
1496                         first_seg->pkt_len = (uint16_t)(first_seg->pkt_len
1497                                         + data_len);
1498                         first_seg->nb_segs++;
1499                         last_seg->next = rxm;
1500                 }
1501
1502                 /*
1503                  * If this is not the last buffer of the received packet,
1504                  * update the pointer to the last mbuf of the current scattered
1505                  * packet and continue to parse the RX ring.
1506                  */
1507                 if (! (staterr & IXGBE_RXDADV_STAT_EOP)) {
1508                         last_seg = rxm;
1509                         goto next_desc;
1510                 }
1511
1512                 /*
1513                  * This is the last buffer of the received packet.
1514                  * If the CRC is not stripped by the hardware:
1515                  *   - Subtract the CRC length from the total packet length.
1516                  *   - If the last buffer only contains the whole CRC or a part
1517                  *     of it, free the mbuf associated to the last buffer.
1518                  *     If part of the CRC is also contained in the previous
1519                  *     mbuf, subtract the length of that CRC part from the
1520                  *     data length of the previous mbuf.
1521                  */
1522                 rxm->next = NULL;
1523                 if (unlikely(rxq->crc_len > 0)) {
1524                         first_seg->pkt_len -= ETHER_CRC_LEN;
1525                         if (data_len <= ETHER_CRC_LEN) {
1526                                 rte_pktmbuf_free_seg(rxm);
1527                                 first_seg->nb_segs--;
1528                                 last_seg->data_len = (uint16_t)
1529                                         (last_seg->data_len -
1530                                          (ETHER_CRC_LEN - data_len));
1531                                 last_seg->next = NULL;
1532                         } else
1533                                 rxm->data_len =
1534                                         (uint16_t) (data_len - ETHER_CRC_LEN);
1535                 }
1536
1537                 /*
1538                  * Initialize the first mbuf of the returned packet:
1539                  *    - RX port identifier,
1540                  *    - hardware offload data, if any:
1541                  *      - RSS flag & hash,
1542                  *      - IP checksum flag,
1543                  *      - VLAN TCI, if any,
1544                  *      - error flags.
1545                  */
1546                 first_seg->port = rxq->port_id;
1547
1548                 /*
1549                  * The vlan_tci field is only valid when PKT_RX_VLAN_PKT is
1550                  * set in the pkt_flags field.
1551                  */
1552                 first_seg->vlan_tci = rte_le_to_cpu_16(rxd.wb.upper.vlan);
1553                 hlen_type_rss = rte_le_to_cpu_32(rxd.wb.lower.lo_dword.data);
1554                 pkt_flags = rx_desc_hlen_type_rss_to_pkt_flags(hlen_type_rss);
1555                 pkt_flags = (pkt_flags |
1556                                 rx_desc_status_to_pkt_flags(staterr));
1557                 pkt_flags = (pkt_flags |
1558                                 rx_desc_error_to_pkt_flags(staterr));
1559                 first_seg->ol_flags = pkt_flags;
1560
1561                 if (likely(pkt_flags & PKT_RX_RSS_HASH))
1562                         first_seg->hash.rss = rxd.wb.lower.hi_dword.rss;
1563                 else if (pkt_flags & PKT_RX_FDIR) {
1564                         first_seg->hash.fdir.hash =
1565                                 (uint16_t)((rxd.wb.lower.hi_dword.csum_ip.csum)
1566                                            & IXGBE_ATR_HASH_MASK);
1567                         first_seg->hash.fdir.id =
1568                                 rxd.wb.lower.hi_dword.csum_ip.ip_id;
1569                 }
1570
1571                 /* Prefetch data of first segment, if configured to do so. */
1572                 rte_packet_prefetch((char *)first_seg->buf_addr +
1573                         first_seg->data_off);
1574
1575                 /*
1576                  * Store the mbuf address into the next entry of the array
1577                  * of returned packets.
1578                  */
1579                 rx_pkts[nb_rx++] = first_seg;
1580
1581                 /*
1582                  * Setup receipt context for a new packet.
1583                  */
1584                 first_seg = NULL;
1585         }
1586
1587         /*
1588          * Record index of the next RX descriptor to probe.
1589          */
1590         rxq->rx_tail = rx_id;
1591
1592         /*
1593          * Save receive context.
1594          */
1595         rxq->pkt_first_seg = first_seg;
1596         rxq->pkt_last_seg = last_seg;
1597
1598         /*
1599          * If the number of free RX descriptors is greater than the RX free
1600          * threshold of the queue, advance the Receive Descriptor Tail (RDT)
1601          * register.
1602          * Update the RDT with the value of the last processed RX descriptor
1603          * minus 1, to guarantee that the RDT register is never equal to the
1604          * RDH register, which creates a "full" ring situtation from the
1605          * hardware point of view...
1606          */
1607         nb_hold = (uint16_t) (nb_hold + rxq->nb_rx_hold);
1608         if (nb_hold > rxq->rx_free_thresh) {
1609                 PMD_RX_LOG(DEBUG, "port_id=%u queue_id=%u rx_tail=%u "
1610                            "nb_hold=%u nb_rx=%u",
1611                            (unsigned) rxq->port_id, (unsigned) rxq->queue_id,
1612                            (unsigned) rx_id, (unsigned) nb_hold,
1613                            (unsigned) nb_rx);
1614                 rx_id = (uint16_t) ((rx_id == 0) ?
1615                                      (rxq->nb_rx_desc - 1) : (rx_id - 1));
1616                 IXGBE_PCI_REG_WRITE(rxq->rdt_reg_addr, rx_id);
1617                 nb_hold = 0;
1618         }
1619         rxq->nb_rx_hold = nb_hold;
1620         return (nb_rx);
1621 }
1622
1623 /*********************************************************************
1624  *
1625  *  Queue management functions
1626  *
1627  **********************************************************************/
1628
1629 /*
1630  * Rings setup and release.
1631  *
1632  * TDBA/RDBA should be aligned on 16 byte boundary. But TDLEN/RDLEN should be
1633  * multiple of 128 bytes. So we align TDBA/RDBA on 128 byte boundary. This will
1634  * also optimize cache line size effect. H/W supports up to cache line size 128.
1635  */
1636 #define IXGBE_ALIGN 128
1637
1638 /*
1639  * Maximum number of Ring Descriptors.
1640  *
1641  * Since RDLEN/TDLEN should be multiple of 128 bytes, the number of ring
1642  * descriptors should meet the following condition:
1643  *      (num_ring_desc * sizeof(rx/tx descriptor)) % 128 == 0
1644  */
1645 #define IXGBE_MIN_RING_DESC 32
1646 #define IXGBE_MAX_RING_DESC 4096
1647
1648 /*
1649  * Create memzone for HW rings. malloc can't be used as the physical address is
1650  * needed. If the memzone is already created, then this function returns a ptr
1651  * to the old one.
1652  */
1653 static const struct rte_memzone *
1654 ring_dma_zone_reserve(struct rte_eth_dev *dev, const char *ring_name,
1655                       uint16_t queue_id, uint32_t ring_size, int socket_id)
1656 {
1657         char z_name[RTE_MEMZONE_NAMESIZE];
1658         const struct rte_memzone *mz;
1659
1660         snprintf(z_name, sizeof(z_name), "%s_%s_%d_%d",
1661                         dev->driver->pci_drv.name, ring_name,
1662                         dev->data->port_id, queue_id);
1663
1664         mz = rte_memzone_lookup(z_name);
1665         if (mz)
1666                 return mz;
1667
1668 #ifdef RTE_LIBRTE_XEN_DOM0
1669         return rte_memzone_reserve_bounded(z_name, ring_size,
1670                 socket_id, 0, IXGBE_ALIGN, RTE_PGSIZE_2M);
1671 #else
1672         return rte_memzone_reserve_aligned(z_name, ring_size,
1673                 socket_id, 0, IXGBE_ALIGN);
1674 #endif
1675 }
1676
1677 static void
1678 ixgbe_tx_queue_release_mbufs(struct igb_tx_queue *txq)
1679 {
1680         unsigned i;
1681
1682         if (txq->sw_ring != NULL) {
1683                 for (i = 0; i < txq->nb_tx_desc; i++) {
1684                         if (txq->sw_ring[i].mbuf != NULL) {
1685                                 rte_pktmbuf_free_seg(txq->sw_ring[i].mbuf);
1686                                 txq->sw_ring[i].mbuf = NULL;
1687                         }
1688                 }
1689         }
1690 }
1691
1692 static void
1693 ixgbe_tx_free_swring(struct igb_tx_queue *txq)
1694 {
1695         if (txq != NULL &&
1696             txq->sw_ring != NULL)
1697                 rte_free(txq->sw_ring);
1698 }
1699
1700 static void
1701 ixgbe_tx_queue_release(struct igb_tx_queue *txq)
1702 {
1703         if (txq != NULL && txq->ops != NULL) {
1704                 txq->ops->release_mbufs(txq);
1705                 txq->ops->free_swring(txq);
1706                 rte_free(txq);
1707         }
1708 }
1709
1710 void
1711 ixgbe_dev_tx_queue_release(void *txq)
1712 {
1713         ixgbe_tx_queue_release(txq);
1714 }
1715
1716 /* (Re)set dynamic igb_tx_queue fields to defaults */
1717 static void
1718 ixgbe_reset_tx_queue(struct igb_tx_queue *txq)
1719 {
1720         static const union ixgbe_adv_tx_desc zeroed_desc = { .read = {
1721                         .buffer_addr = 0}};
1722         struct igb_tx_entry *txe = txq->sw_ring;
1723         uint16_t prev, i;
1724
1725         /* Zero out HW ring memory */
1726         for (i = 0; i < txq->nb_tx_desc; i++) {
1727                 txq->tx_ring[i] = zeroed_desc;
1728         }
1729
1730         /* Initialize SW ring entries */
1731         prev = (uint16_t) (txq->nb_tx_desc - 1);
1732         for (i = 0; i < txq->nb_tx_desc; i++) {
1733                 volatile union ixgbe_adv_tx_desc *txd = &txq->tx_ring[i];
1734                 txd->wb.status = IXGBE_TXD_STAT_DD;
1735                 txe[i].mbuf = NULL;
1736                 txe[i].last_id = i;
1737                 txe[prev].next_id = i;
1738                 prev = i;
1739         }
1740
1741         txq->tx_next_dd = (uint16_t)(txq->tx_rs_thresh - 1);
1742         txq->tx_next_rs = (uint16_t)(txq->tx_rs_thresh - 1);
1743
1744         txq->tx_tail = 0;
1745         txq->nb_tx_used = 0;
1746         /*
1747          * Always allow 1 descriptor to be un-allocated to avoid
1748          * a H/W race condition
1749          */
1750         txq->last_desc_cleaned = (uint16_t)(txq->nb_tx_desc - 1);
1751         txq->nb_tx_free = (uint16_t)(txq->nb_tx_desc - 1);
1752         txq->ctx_curr = 0;
1753         memset((void*)&txq->ctx_cache, 0,
1754                 IXGBE_CTX_NUM * sizeof(struct ixgbe_advctx_info));
1755 }
1756
1757 static struct ixgbe_txq_ops def_txq_ops = {
1758         .release_mbufs = ixgbe_tx_queue_release_mbufs,
1759         .free_swring = ixgbe_tx_free_swring,
1760         .reset = ixgbe_reset_tx_queue,
1761 };
1762
1763 /* Takes an ethdev and a queue and sets up the tx function to be used based on
1764  * the queue parameters. Used in tx_queue_setup by primary process and then
1765  * in dev_init by secondary process when attaching to an existing ethdev.
1766  */
1767 void
1768 set_tx_function(struct rte_eth_dev *dev, struct igb_tx_queue *txq)
1769 {
1770         /* Use a simple Tx queue (no offloads, no multi segs) if possible */
1771         if (((txq->txq_flags & IXGBE_SIMPLE_FLAGS) == IXGBE_SIMPLE_FLAGS)
1772                         && (txq->tx_rs_thresh >= RTE_PMD_IXGBE_TX_MAX_BURST)) {
1773                 PMD_INIT_LOG(INFO, "Using simple tx code path");
1774 #ifdef RTE_IXGBE_INC_VECTOR
1775                 if (txq->tx_rs_thresh <= RTE_IXGBE_TX_MAX_FREE_BUF_SZ &&
1776                                 (rte_eal_process_type() != RTE_PROC_PRIMARY ||
1777                                         ixgbe_txq_vec_setup(txq) == 0)) {
1778                         PMD_INIT_LOG(INFO, "Vector tx enabled.");
1779                         dev->tx_pkt_burst = ixgbe_xmit_pkts_vec;
1780                 } else
1781 #endif
1782                 dev->tx_pkt_burst = ixgbe_xmit_pkts_simple;
1783         } else {
1784                 PMD_INIT_LOG(INFO, "Using full-featured tx code path");
1785                 PMD_INIT_LOG(INFO,
1786                                 " - txq_flags = %lx " "[IXGBE_SIMPLE_FLAGS=%lx]",
1787                                 (unsigned long)txq->txq_flags,
1788                                 (unsigned long)IXGBE_SIMPLE_FLAGS);
1789                 PMD_INIT_LOG(INFO,
1790                                 " - tx_rs_thresh = %lu " "[RTE_PMD_IXGBE_TX_MAX_BURST=%lu]",
1791                                 (unsigned long)txq->tx_rs_thresh,
1792                                 (unsigned long)RTE_PMD_IXGBE_TX_MAX_BURST);
1793                 dev->tx_pkt_burst = ixgbe_xmit_pkts;
1794         }
1795 }
1796
1797 int
1798 ixgbe_dev_tx_queue_setup(struct rte_eth_dev *dev,
1799                          uint16_t queue_idx,
1800                          uint16_t nb_desc,
1801                          unsigned int socket_id,
1802                          const struct rte_eth_txconf *tx_conf)
1803 {
1804         const struct rte_memzone *tz;
1805         struct igb_tx_queue *txq;
1806         struct ixgbe_hw     *hw;
1807         uint16_t tx_rs_thresh, tx_free_thresh;
1808
1809         PMD_INIT_FUNC_TRACE();
1810         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
1811
1812         /*
1813          * Validate number of transmit descriptors.
1814          * It must not exceed hardware maximum, and must be multiple
1815          * of IXGBE_ALIGN.
1816          */
1817         if (((nb_desc * sizeof(union ixgbe_adv_tx_desc)) % IXGBE_ALIGN) != 0 ||
1818             (nb_desc > IXGBE_MAX_RING_DESC) ||
1819             (nb_desc < IXGBE_MIN_RING_DESC)) {
1820                 return -EINVAL;
1821         }
1822
1823         /*
1824          * The following two parameters control the setting of the RS bit on
1825          * transmit descriptors.
1826          * TX descriptors will have their RS bit set after txq->tx_rs_thresh
1827          * descriptors have been used.
1828          * The TX descriptor ring will be cleaned after txq->tx_free_thresh
1829          * descriptors are used or if the number of descriptors required
1830          * to transmit a packet is greater than the number of free TX
1831          * descriptors.
1832          * The following constraints must be satisfied:
1833          *  tx_rs_thresh must be greater than 0.
1834          *  tx_rs_thresh must be less than the size of the ring minus 2.
1835          *  tx_rs_thresh must be less than or equal to tx_free_thresh.
1836          *  tx_rs_thresh must be a divisor of the ring size.
1837          *  tx_free_thresh must be greater than 0.
1838          *  tx_free_thresh must be less than the size of the ring minus 3.
1839          * One descriptor in the TX ring is used as a sentinel to avoid a
1840          * H/W race condition, hence the maximum threshold constraints.
1841          * When set to zero use default values.
1842          */
1843         tx_rs_thresh = (uint16_t)((tx_conf->tx_rs_thresh) ?
1844                         tx_conf->tx_rs_thresh : DEFAULT_TX_RS_THRESH);
1845         tx_free_thresh = (uint16_t)((tx_conf->tx_free_thresh) ?
1846                         tx_conf->tx_free_thresh : DEFAULT_TX_FREE_THRESH);
1847         if (tx_rs_thresh >= (nb_desc - 2)) {
1848                 PMD_INIT_LOG(ERR, "tx_rs_thresh must be less than the number "
1849                              "of TX descriptors minus 2. (tx_rs_thresh=%u "
1850                              "port=%d queue=%d)", (unsigned int)tx_rs_thresh,
1851                              (int)dev->data->port_id, (int)queue_idx);
1852                 return -(EINVAL);
1853         }
1854         if (tx_free_thresh >= (nb_desc - 3)) {
1855                 PMD_INIT_LOG(ERR, "tx_rs_thresh must be less than the "
1856                              "tx_free_thresh must be less than the number of "
1857                              "TX descriptors minus 3. (tx_free_thresh=%u "
1858                              "port=%d queue=%d)",
1859                              (unsigned int)tx_free_thresh,
1860                              (int)dev->data->port_id, (int)queue_idx);
1861                 return -(EINVAL);
1862         }
1863         if (tx_rs_thresh > tx_free_thresh) {
1864                 PMD_INIT_LOG(ERR, "tx_rs_thresh must be less than or equal to "
1865                              "tx_free_thresh. (tx_free_thresh=%u "
1866                              "tx_rs_thresh=%u port=%d queue=%d)",
1867                              (unsigned int)tx_free_thresh,
1868                              (unsigned int)tx_rs_thresh,
1869                              (int)dev->data->port_id,
1870                              (int)queue_idx);
1871                 return -(EINVAL);
1872         }
1873         if ((nb_desc % tx_rs_thresh) != 0) {
1874                 PMD_INIT_LOG(ERR, "tx_rs_thresh must be a divisor of the "
1875                              "number of TX descriptors. (tx_rs_thresh=%u "
1876                              "port=%d queue=%d)", (unsigned int)tx_rs_thresh,
1877                              (int)dev->data->port_id, (int)queue_idx);
1878                 return -(EINVAL);
1879         }
1880
1881         /*
1882          * If rs_bit_thresh is greater than 1, then TX WTHRESH should be
1883          * set to 0. If WTHRESH is greater than zero, the RS bit is ignored
1884          * by the NIC and all descriptors are written back after the NIC
1885          * accumulates WTHRESH descriptors.
1886          */
1887         if ((tx_rs_thresh > 1) && (tx_conf->tx_thresh.wthresh != 0)) {
1888                 PMD_INIT_LOG(ERR, "TX WTHRESH must be set to 0 if "
1889                              "tx_rs_thresh is greater than 1. (tx_rs_thresh=%u "
1890                              "port=%d queue=%d)", (unsigned int)tx_rs_thresh,
1891                              (int)dev->data->port_id, (int)queue_idx);
1892                 return -(EINVAL);
1893         }
1894
1895         /* Free memory prior to re-allocation if needed... */
1896         if (dev->data->tx_queues[queue_idx] != NULL) {
1897                 ixgbe_tx_queue_release(dev->data->tx_queues[queue_idx]);
1898                 dev->data->tx_queues[queue_idx] = NULL;
1899         }
1900
1901         /* First allocate the tx queue data structure */
1902         txq = rte_zmalloc_socket("ethdev TX queue", sizeof(struct igb_tx_queue),
1903                                  RTE_CACHE_LINE_SIZE, socket_id);
1904         if (txq == NULL)
1905                 return (-ENOMEM);
1906
1907         /*
1908          * Allocate TX ring hardware descriptors. A memzone large enough to
1909          * handle the maximum ring size is allocated in order to allow for
1910          * resizing in later calls to the queue setup function.
1911          */
1912         tz = ring_dma_zone_reserve(dev, "tx_ring", queue_idx,
1913                         sizeof(union ixgbe_adv_tx_desc) * IXGBE_MAX_RING_DESC,
1914                         socket_id);
1915         if (tz == NULL) {
1916                 ixgbe_tx_queue_release(txq);
1917                 return (-ENOMEM);
1918         }
1919
1920         txq->nb_tx_desc = nb_desc;
1921         txq->tx_rs_thresh = tx_rs_thresh;
1922         txq->tx_free_thresh = tx_free_thresh;
1923         txq->pthresh = tx_conf->tx_thresh.pthresh;
1924         txq->hthresh = tx_conf->tx_thresh.hthresh;
1925         txq->wthresh = tx_conf->tx_thresh.wthresh;
1926         txq->queue_id = queue_idx;
1927         txq->reg_idx = (uint16_t)((RTE_ETH_DEV_SRIOV(dev).active == 0) ?
1928                 queue_idx : RTE_ETH_DEV_SRIOV(dev).def_pool_q_idx + queue_idx);
1929         txq->port_id = dev->data->port_id;
1930         txq->txq_flags = tx_conf->txq_flags;
1931         txq->ops = &def_txq_ops;
1932         txq->tx_deferred_start = tx_conf->tx_deferred_start;
1933
1934         /*
1935          * Modification to set VFTDT for virtual function if vf is detected
1936          */
1937         if (hw->mac.type == ixgbe_mac_82599_vf ||
1938             hw->mac.type == ixgbe_mac_X540_vf ||
1939             hw->mac.type == ixgbe_mac_X550_vf ||
1940             hw->mac.type == ixgbe_mac_X550EM_x_vf)
1941                 txq->tdt_reg_addr = IXGBE_PCI_REG_ADDR(hw, IXGBE_VFTDT(queue_idx));
1942         else
1943                 txq->tdt_reg_addr = IXGBE_PCI_REG_ADDR(hw, IXGBE_TDT(txq->reg_idx));
1944 #ifndef RTE_LIBRTE_XEN_DOM0
1945         txq->tx_ring_phys_addr = (uint64_t) tz->phys_addr;
1946 #else
1947         txq->tx_ring_phys_addr = rte_mem_phy2mch(tz->memseg_id, tz->phys_addr);
1948 #endif
1949         txq->tx_ring = (union ixgbe_adv_tx_desc *) tz->addr;
1950
1951         /* Allocate software ring */
1952         txq->sw_ring = rte_zmalloc_socket("txq->sw_ring",
1953                                 sizeof(struct igb_tx_entry) * nb_desc,
1954                                 RTE_CACHE_LINE_SIZE, socket_id);
1955         if (txq->sw_ring == NULL) {
1956                 ixgbe_tx_queue_release(txq);
1957                 return (-ENOMEM);
1958         }
1959         PMD_INIT_LOG(DEBUG, "sw_ring=%p hw_ring=%p dma_addr=0x%"PRIx64,
1960                      txq->sw_ring, txq->tx_ring, txq->tx_ring_phys_addr);
1961
1962         /* set up vector or scalar TX function as appropriate */
1963         set_tx_function(dev, txq);
1964
1965         txq->ops->reset(txq);
1966
1967         dev->data->tx_queues[queue_idx] = txq;
1968
1969
1970         return (0);
1971 }
1972
1973 static void
1974 ixgbe_rx_queue_release_mbufs(struct igb_rx_queue *rxq)
1975 {
1976         unsigned i;
1977
1978         if (rxq->sw_ring != NULL) {
1979                 for (i = 0; i < rxq->nb_rx_desc; i++) {
1980                         if (rxq->sw_ring[i].mbuf != NULL) {
1981                                 rte_pktmbuf_free_seg(rxq->sw_ring[i].mbuf);
1982                                 rxq->sw_ring[i].mbuf = NULL;
1983                         }
1984                 }
1985 #ifdef RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC
1986                 if (rxq->rx_nb_avail) {
1987                         for (i = 0; i < rxq->rx_nb_avail; ++i) {
1988                                 struct rte_mbuf *mb;
1989                                 mb = rxq->rx_stage[rxq->rx_next_avail + i];
1990                                 rte_pktmbuf_free_seg(mb);
1991                         }
1992                         rxq->rx_nb_avail = 0;
1993                 }
1994 #endif
1995         }
1996 }
1997
1998 static void
1999 ixgbe_rx_queue_release(struct igb_rx_queue *rxq)
2000 {
2001         if (rxq != NULL) {
2002                 ixgbe_rx_queue_release_mbufs(rxq);
2003                 rte_free(rxq->sw_ring);
2004                 rte_free(rxq);
2005         }
2006 }
2007
2008 void
2009 ixgbe_dev_rx_queue_release(void *rxq)
2010 {
2011         ixgbe_rx_queue_release(rxq);
2012 }
2013
2014 /*
2015  * Check if Rx Burst Bulk Alloc function can be used.
2016  * Return
2017  *        0: the preconditions are satisfied and the bulk allocation function
2018  *           can be used.
2019  *  -EINVAL: the preconditions are NOT satisfied and the default Rx burst
2020  *           function must be used.
2021  */
2022 static inline int
2023 #ifdef RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC
2024 check_rx_burst_bulk_alloc_preconditions(struct igb_rx_queue *rxq)
2025 #else
2026 check_rx_burst_bulk_alloc_preconditions(__rte_unused struct igb_rx_queue *rxq)
2027 #endif
2028 {
2029         int ret = 0;
2030
2031         /*
2032          * Make sure the following pre-conditions are satisfied:
2033          *   rxq->rx_free_thresh >= RTE_PMD_IXGBE_RX_MAX_BURST
2034          *   rxq->rx_free_thresh < rxq->nb_rx_desc
2035          *   (rxq->nb_rx_desc % rxq->rx_free_thresh) == 0
2036          *   rxq->nb_rx_desc<(IXGBE_MAX_RING_DESC-RTE_PMD_IXGBE_RX_MAX_BURST)
2037          * Scattered packets are not supported.  This should be checked
2038          * outside of this function.
2039          */
2040 #ifdef RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC
2041         if (!(rxq->rx_free_thresh >= RTE_PMD_IXGBE_RX_MAX_BURST)) {
2042                 PMD_INIT_LOG(DEBUG, "Rx Burst Bulk Alloc Preconditions: "
2043                              "rxq->rx_free_thresh=%d, "
2044                              "RTE_PMD_IXGBE_RX_MAX_BURST=%d",
2045                              rxq->rx_free_thresh, RTE_PMD_IXGBE_RX_MAX_BURST);
2046                 ret = -EINVAL;
2047         } else if (!(rxq->rx_free_thresh < rxq->nb_rx_desc)) {
2048                 PMD_INIT_LOG(DEBUG, "Rx Burst Bulk Alloc Preconditions: "
2049                              "rxq->rx_free_thresh=%d, "
2050                              "rxq->nb_rx_desc=%d",
2051                              rxq->rx_free_thresh, rxq->nb_rx_desc);
2052                 ret = -EINVAL;
2053         } else if (!((rxq->nb_rx_desc % rxq->rx_free_thresh) == 0)) {
2054                 PMD_INIT_LOG(DEBUG, "Rx Burst Bulk Alloc Preconditions: "
2055                              "rxq->nb_rx_desc=%d, "
2056                              "rxq->rx_free_thresh=%d",
2057                              rxq->nb_rx_desc, rxq->rx_free_thresh);
2058                 ret = -EINVAL;
2059         } else if (!(rxq->nb_rx_desc <
2060                (IXGBE_MAX_RING_DESC - RTE_PMD_IXGBE_RX_MAX_BURST))) {
2061                 PMD_INIT_LOG(DEBUG, "Rx Burst Bulk Alloc Preconditions: "
2062                              "rxq->nb_rx_desc=%d, "
2063                              "IXGBE_MAX_RING_DESC=%d, "
2064                              "RTE_PMD_IXGBE_RX_MAX_BURST=%d",
2065                              rxq->nb_rx_desc, IXGBE_MAX_RING_DESC,
2066                              RTE_PMD_IXGBE_RX_MAX_BURST);
2067                 ret = -EINVAL;
2068         }
2069 #else
2070         ret = -EINVAL;
2071 #endif
2072
2073         return ret;
2074 }
2075
2076 /* Reset dynamic igb_rx_queue fields back to defaults */
2077 static void
2078 ixgbe_reset_rx_queue(struct igb_rx_queue *rxq)
2079 {
2080         static const union ixgbe_adv_rx_desc zeroed_desc = { .read = {
2081                         .pkt_addr = 0}};
2082         unsigned i;
2083         uint16_t len;
2084
2085         /*
2086          * By default, the Rx queue setup function allocates enough memory for
2087          * IXGBE_MAX_RING_DESC.  The Rx Burst bulk allocation function requires
2088          * extra memory at the end of the descriptor ring to be zero'd out. A
2089          * pre-condition for using the Rx burst bulk alloc function is that the
2090          * number of descriptors is less than or equal to
2091          * (IXGBE_MAX_RING_DESC - RTE_PMD_IXGBE_RX_MAX_BURST). Check all the
2092          * constraints here to see if we need to zero out memory after the end
2093          * of the H/W descriptor ring.
2094          */
2095 #ifdef RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC
2096         if (check_rx_burst_bulk_alloc_preconditions(rxq) == 0)
2097                 /* zero out extra memory */
2098                 len = (uint16_t)(rxq->nb_rx_desc + RTE_PMD_IXGBE_RX_MAX_BURST);
2099         else
2100 #endif
2101                 /* do not zero out extra memory */
2102                 len = rxq->nb_rx_desc;
2103
2104         /*
2105          * Zero out HW ring memory. Zero out extra memory at the end of
2106          * the H/W ring so look-ahead logic in Rx Burst bulk alloc function
2107          * reads extra memory as zeros.
2108          */
2109         for (i = 0; i < len; i++) {
2110                 rxq->rx_ring[i] = zeroed_desc;
2111         }
2112
2113 #ifdef RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC
2114         /*
2115          * initialize extra software ring entries. Space for these extra
2116          * entries is always allocated
2117          */
2118         memset(&rxq->fake_mbuf, 0x0, sizeof(rxq->fake_mbuf));
2119         for (i = 0; i < RTE_PMD_IXGBE_RX_MAX_BURST; ++i) {
2120                 rxq->sw_ring[rxq->nb_rx_desc + i].mbuf = &rxq->fake_mbuf;
2121         }
2122
2123         rxq->rx_nb_avail = 0;
2124         rxq->rx_next_avail = 0;
2125         rxq->rx_free_trigger = (uint16_t)(rxq->rx_free_thresh - 1);
2126 #endif /* RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC */
2127         rxq->rx_tail = 0;
2128         rxq->nb_rx_hold = 0;
2129         rxq->pkt_first_seg = NULL;
2130         rxq->pkt_last_seg = NULL;
2131 }
2132
2133 int
2134 ixgbe_dev_rx_queue_setup(struct rte_eth_dev *dev,
2135                          uint16_t queue_idx,
2136                          uint16_t nb_desc,
2137                          unsigned int socket_id,
2138                          const struct rte_eth_rxconf *rx_conf,
2139                          struct rte_mempool *mp)
2140 {
2141         const struct rte_memzone *rz;
2142         struct igb_rx_queue *rxq;
2143         struct ixgbe_hw     *hw;
2144         int use_def_burst_func = 1;
2145         uint16_t len;
2146
2147         PMD_INIT_FUNC_TRACE();
2148         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2149
2150         /*
2151          * Validate number of receive descriptors.
2152          * It must not exceed hardware maximum, and must be multiple
2153          * of IXGBE_ALIGN.
2154          */
2155         if (((nb_desc * sizeof(union ixgbe_adv_rx_desc)) % IXGBE_ALIGN) != 0 ||
2156             (nb_desc > IXGBE_MAX_RING_DESC) ||
2157             (nb_desc < IXGBE_MIN_RING_DESC)) {
2158                 return (-EINVAL);
2159         }
2160
2161         /* Free memory prior to re-allocation if needed... */
2162         if (dev->data->rx_queues[queue_idx] != NULL) {
2163                 ixgbe_rx_queue_release(dev->data->rx_queues[queue_idx]);
2164                 dev->data->rx_queues[queue_idx] = NULL;
2165         }
2166
2167         /* First allocate the rx queue data structure */
2168         rxq = rte_zmalloc_socket("ethdev RX queue", sizeof(struct igb_rx_queue),
2169                                  RTE_CACHE_LINE_SIZE, socket_id);
2170         if (rxq == NULL)
2171                 return (-ENOMEM);
2172         rxq->mb_pool = mp;
2173         rxq->nb_rx_desc = nb_desc;
2174         rxq->rx_free_thresh = rx_conf->rx_free_thresh;
2175         rxq->queue_id = queue_idx;
2176         rxq->reg_idx = (uint16_t)((RTE_ETH_DEV_SRIOV(dev).active == 0) ?
2177                 queue_idx : RTE_ETH_DEV_SRIOV(dev).def_pool_q_idx + queue_idx);
2178         rxq->port_id = dev->data->port_id;
2179         rxq->crc_len = (uint8_t) ((dev->data->dev_conf.rxmode.hw_strip_crc) ?
2180                                                         0 : ETHER_CRC_LEN);
2181         rxq->drop_en = rx_conf->rx_drop_en;
2182         rxq->rx_deferred_start = rx_conf->rx_deferred_start;
2183
2184         /*
2185          * Allocate RX ring hardware descriptors. A memzone large enough to
2186          * handle the maximum ring size is allocated in order to allow for
2187          * resizing in later calls to the queue setup function.
2188          */
2189         rz = ring_dma_zone_reserve(dev, "rx_ring", queue_idx,
2190                                    RX_RING_SZ, socket_id);
2191         if (rz == NULL) {
2192                 ixgbe_rx_queue_release(rxq);
2193                 return (-ENOMEM);
2194         }
2195
2196         /*
2197          * Zero init all the descriptors in the ring.
2198          */
2199         memset (rz->addr, 0, RX_RING_SZ);
2200
2201         /*
2202          * Modified to setup VFRDT for Virtual Function
2203          */
2204         if (hw->mac.type == ixgbe_mac_82599_vf ||
2205             hw->mac.type == ixgbe_mac_X540_vf ||
2206             hw->mac.type == ixgbe_mac_X550_vf ||
2207             hw->mac.type == ixgbe_mac_X550EM_x_vf) {
2208                 rxq->rdt_reg_addr =
2209                         IXGBE_PCI_REG_ADDR(hw, IXGBE_VFRDT(queue_idx));
2210                 rxq->rdh_reg_addr =
2211                         IXGBE_PCI_REG_ADDR(hw, IXGBE_VFRDH(queue_idx));
2212         }
2213         else {
2214                 rxq->rdt_reg_addr =
2215                         IXGBE_PCI_REG_ADDR(hw, IXGBE_RDT(rxq->reg_idx));
2216                 rxq->rdh_reg_addr =
2217                         IXGBE_PCI_REG_ADDR(hw, IXGBE_RDH(rxq->reg_idx));
2218         }
2219 #ifndef RTE_LIBRTE_XEN_DOM0
2220         rxq->rx_ring_phys_addr = (uint64_t) rz->phys_addr;
2221 #else
2222         rxq->rx_ring_phys_addr = rte_mem_phy2mch(rz->memseg_id, rz->phys_addr);
2223 #endif
2224         rxq->rx_ring = (union ixgbe_adv_rx_desc *) rz->addr;
2225
2226         /*
2227          * Allocate software ring. Allow for space at the end of the
2228          * S/W ring to make sure look-ahead logic in bulk alloc Rx burst
2229          * function does not access an invalid memory region.
2230          */
2231 #ifdef RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC
2232         len = (uint16_t)(nb_desc + RTE_PMD_IXGBE_RX_MAX_BURST);
2233 #else
2234         len = nb_desc;
2235 #endif
2236         rxq->sw_ring = rte_zmalloc_socket("rxq->sw_ring",
2237                                           sizeof(struct igb_rx_entry) * len,
2238                                           RTE_CACHE_LINE_SIZE, socket_id);
2239         if (rxq->sw_ring == NULL) {
2240                 ixgbe_rx_queue_release(rxq);
2241                 return (-ENOMEM);
2242         }
2243         PMD_INIT_LOG(DEBUG, "sw_ring=%p hw_ring=%p dma_addr=0x%"PRIx64,
2244                      rxq->sw_ring, rxq->rx_ring, rxq->rx_ring_phys_addr);
2245
2246         /*
2247          * Certain constraints must be met in order to use the bulk buffer
2248          * allocation Rx burst function.
2249          */
2250         use_def_burst_func = check_rx_burst_bulk_alloc_preconditions(rxq);
2251
2252 #ifdef RTE_IXGBE_INC_VECTOR
2253         ixgbe_rxq_vec_setup(rxq);
2254 #endif
2255         /* Check if pre-conditions are satisfied, and no Scattered Rx */
2256         if (!use_def_burst_func && !dev->data->scattered_rx) {
2257 #ifdef RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC
2258                 PMD_INIT_LOG(DEBUG, "Rx Burst Bulk Alloc Preconditions are "
2259                              "satisfied. Rx Burst Bulk Alloc function will be "
2260                              "used on port=%d, queue=%d.",
2261                              rxq->port_id, rxq->queue_id);
2262                 dev->rx_pkt_burst = ixgbe_recv_pkts_bulk_alloc;
2263 #ifdef RTE_IXGBE_INC_VECTOR
2264                 if (!ixgbe_rx_vec_condition_check(dev) &&
2265                     (rte_is_power_of_2(nb_desc))) {
2266                         PMD_INIT_LOG(INFO, "Vector rx enabled, please make "
2267                                      "sure RX burst size no less than 32.");
2268                         dev->rx_pkt_burst = ixgbe_recv_pkts_vec;
2269                 }
2270 #endif
2271 #endif
2272         } else {
2273                 PMD_INIT_LOG(DEBUG, "Rx Burst Bulk Alloc Preconditions "
2274                              "are not satisfied, Scattered Rx is requested, "
2275                              "or RTE_LIBRTE_IXGBE_RX_ALLOW_BULK_ALLOC is not "
2276                              "enabled (port=%d, queue=%d).",
2277                              rxq->port_id, rxq->queue_id);
2278         }
2279         dev->data->rx_queues[queue_idx] = rxq;
2280
2281         ixgbe_reset_rx_queue(rxq);
2282
2283         return 0;
2284 }
2285
2286 uint32_t
2287 ixgbe_dev_rx_queue_count(struct rte_eth_dev *dev, uint16_t rx_queue_id)
2288 {
2289 #define IXGBE_RXQ_SCAN_INTERVAL 4
2290         volatile union ixgbe_adv_rx_desc *rxdp;
2291         struct igb_rx_queue *rxq;
2292         uint32_t desc = 0;
2293
2294         if (rx_queue_id >= dev->data->nb_rx_queues) {
2295                 PMD_RX_LOG(ERR, "Invalid RX queue id=%d", rx_queue_id);
2296                 return 0;
2297         }
2298
2299         rxq = dev->data->rx_queues[rx_queue_id];
2300         rxdp = &(rxq->rx_ring[rxq->rx_tail]);
2301
2302         while ((desc < rxq->nb_rx_desc) &&
2303                 (rxdp->wb.upper.status_error & IXGBE_RXDADV_STAT_DD)) {
2304                 desc += IXGBE_RXQ_SCAN_INTERVAL;
2305                 rxdp += IXGBE_RXQ_SCAN_INTERVAL;
2306                 if (rxq->rx_tail + desc >= rxq->nb_rx_desc)
2307                         rxdp = &(rxq->rx_ring[rxq->rx_tail +
2308                                 desc - rxq->nb_rx_desc]);
2309         }
2310
2311         return desc;
2312 }
2313
2314 int
2315 ixgbe_dev_rx_descriptor_done(void *rx_queue, uint16_t offset)
2316 {
2317         volatile union ixgbe_adv_rx_desc *rxdp;
2318         struct igb_rx_queue *rxq = rx_queue;
2319         uint32_t desc;
2320
2321         if (unlikely(offset >= rxq->nb_rx_desc))
2322                 return 0;
2323         desc = rxq->rx_tail + offset;
2324         if (desc >= rxq->nb_rx_desc)
2325                 desc -= rxq->nb_rx_desc;
2326
2327         rxdp = &rxq->rx_ring[desc];
2328         return !!(rxdp->wb.upper.status_error & IXGBE_RXDADV_STAT_DD);
2329 }
2330
2331 void
2332 ixgbe_dev_clear_queues(struct rte_eth_dev *dev)
2333 {
2334         unsigned i;
2335
2336         PMD_INIT_FUNC_TRACE();
2337
2338         for (i = 0; i < dev->data->nb_tx_queues; i++) {
2339                 struct igb_tx_queue *txq = dev->data->tx_queues[i];
2340                 if (txq != NULL) {
2341                         txq->ops->release_mbufs(txq);
2342                         txq->ops->reset(txq);
2343                 }
2344         }
2345
2346         for (i = 0; i < dev->data->nb_rx_queues; i++) {
2347                 struct igb_rx_queue *rxq = dev->data->rx_queues[i];
2348                 if (rxq != NULL) {
2349                         ixgbe_rx_queue_release_mbufs(rxq);
2350                         ixgbe_reset_rx_queue(rxq);
2351                 }
2352         }
2353 }
2354
2355 /*********************************************************************
2356  *
2357  *  Device RX/TX init functions
2358  *
2359  **********************************************************************/
2360
2361 /**
2362  * Receive Side Scaling (RSS)
2363  * See section 7.1.2.8 in the following document:
2364  *     "Intel 82599 10 GbE Controller Datasheet" - Revision 2.1 October 2009
2365  *
2366  * Principles:
2367  * The source and destination IP addresses of the IP header and the source
2368  * and destination ports of TCP/UDP headers, if any, of received packets are
2369  * hashed against a configurable random key to compute a 32-bit RSS hash result.
2370  * The seven (7) LSBs of the 32-bit hash result are used as an index into a
2371  * 128-entry redirection table (RETA).  Each entry of the RETA provides a 3-bit
2372  * RSS output index which is used as the RX queue index where to store the
2373  * received packets.
2374  * The following output is supplied in the RX write-back descriptor:
2375  *     - 32-bit result of the Microsoft RSS hash function,
2376  *     - 4-bit RSS type field.
2377  */
2378
2379 /*
2380  * RSS random key supplied in section 7.1.2.8.3 of the Intel 82599 datasheet.
2381  * Used as the default key.
2382  */
2383 static uint8_t rss_intel_key[40] = {
2384         0x6D, 0x5A, 0x56, 0xDA, 0x25, 0x5B, 0x0E, 0xC2,
2385         0x41, 0x67, 0x25, 0x3D, 0x43, 0xA3, 0x8F, 0xB0,
2386         0xD0, 0xCA, 0x2B, 0xCB, 0xAE, 0x7B, 0x30, 0xB4,
2387         0x77, 0xCB, 0x2D, 0xA3, 0x80, 0x30, 0xF2, 0x0C,
2388         0x6A, 0x42, 0xB7, 0x3B, 0xBE, 0xAC, 0x01, 0xFA,
2389 };
2390
2391 static void
2392 ixgbe_rss_disable(struct rte_eth_dev *dev)
2393 {
2394         struct ixgbe_hw *hw;
2395         uint32_t mrqc;
2396
2397         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2398         mrqc = IXGBE_READ_REG(hw, IXGBE_MRQC);
2399         mrqc &= ~IXGBE_MRQC_RSSEN;
2400         IXGBE_WRITE_REG(hw, IXGBE_MRQC, mrqc);
2401 }
2402
2403 static void
2404 ixgbe_hw_rss_hash_set(struct ixgbe_hw *hw, struct rte_eth_rss_conf *rss_conf)
2405 {
2406         uint8_t  *hash_key;
2407         uint32_t mrqc;
2408         uint32_t rss_key;
2409         uint64_t rss_hf;
2410         uint16_t i;
2411
2412         hash_key = rss_conf->rss_key;
2413         if (hash_key != NULL) {
2414                 /* Fill in RSS hash key */
2415                 for (i = 0; i < 10; i++) {
2416                         rss_key  = hash_key[(i * 4)];
2417                         rss_key |= hash_key[(i * 4) + 1] << 8;
2418                         rss_key |= hash_key[(i * 4) + 2] << 16;
2419                         rss_key |= hash_key[(i * 4) + 3] << 24;
2420                         IXGBE_WRITE_REG_ARRAY(hw, IXGBE_RSSRK(0), i, rss_key);
2421                 }
2422         }
2423
2424         /* Set configured hashing protocols in MRQC register */
2425         rss_hf = rss_conf->rss_hf;
2426         mrqc = IXGBE_MRQC_RSSEN; /* Enable RSS */
2427         if (rss_hf & ETH_RSS_IPV4)
2428                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV4;
2429         if (rss_hf & ETH_RSS_NONFRAG_IPV4_TCP)
2430                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV4_TCP;
2431         if (rss_hf & ETH_RSS_IPV6)
2432                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV6;
2433         if (rss_hf & ETH_RSS_IPV6_EX)
2434                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV6_EX;
2435         if (rss_hf & ETH_RSS_NONFRAG_IPV6_TCP)
2436                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV6_TCP;
2437         if (rss_hf & ETH_RSS_IPV6_TCP_EX)
2438                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV6_EX_TCP;
2439         if (rss_hf & ETH_RSS_NONFRAG_IPV4_UDP)
2440                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV4_UDP;
2441         if (rss_hf & ETH_RSS_NONFRAG_IPV6_UDP)
2442                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV6_UDP;
2443         if (rss_hf & ETH_RSS_IPV6_UDP_EX)
2444                 mrqc |= IXGBE_MRQC_RSS_FIELD_IPV6_EX_UDP;
2445         IXGBE_WRITE_REG(hw, IXGBE_MRQC, mrqc);
2446 }
2447
2448 int
2449 ixgbe_dev_rss_hash_update(struct rte_eth_dev *dev,
2450                           struct rte_eth_rss_conf *rss_conf)
2451 {
2452         struct ixgbe_hw *hw;
2453         uint32_t mrqc;
2454         uint64_t rss_hf;
2455
2456         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2457
2458         /*
2459          * Excerpt from section 7.1.2.8 Receive-Side Scaling (RSS):
2460          *     "RSS enabling cannot be done dynamically while it must be
2461          *      preceded by a software reset"
2462          * Before changing anything, first check that the update RSS operation
2463          * does not attempt to disable RSS, if RSS was enabled at
2464          * initialization time, or does not attempt to enable RSS, if RSS was
2465          * disabled at initialization time.
2466          */
2467         rss_hf = rss_conf->rss_hf & IXGBE_RSS_OFFLOAD_ALL;
2468         mrqc = IXGBE_READ_REG(hw, IXGBE_MRQC);
2469         if (!(mrqc & IXGBE_MRQC_RSSEN)) { /* RSS disabled */
2470                 if (rss_hf != 0) /* Enable RSS */
2471                         return -(EINVAL);
2472                 return 0; /* Nothing to do */
2473         }
2474         /* RSS enabled */
2475         if (rss_hf == 0) /* Disable RSS */
2476                 return -(EINVAL);
2477         ixgbe_hw_rss_hash_set(hw, rss_conf);
2478         return 0;
2479 }
2480
2481 int
2482 ixgbe_dev_rss_hash_conf_get(struct rte_eth_dev *dev,
2483                             struct rte_eth_rss_conf *rss_conf)
2484 {
2485         struct ixgbe_hw *hw;
2486         uint8_t *hash_key;
2487         uint32_t mrqc;
2488         uint32_t rss_key;
2489         uint64_t rss_hf;
2490         uint16_t i;
2491
2492         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2493         hash_key = rss_conf->rss_key;
2494         if (hash_key != NULL) {
2495                 /* Return RSS hash key */
2496                 for (i = 0; i < 10; i++) {
2497                         rss_key = IXGBE_READ_REG_ARRAY(hw, IXGBE_RSSRK(0), i);
2498                         hash_key[(i * 4)] = rss_key & 0x000000FF;
2499                         hash_key[(i * 4) + 1] = (rss_key >> 8) & 0x000000FF;
2500                         hash_key[(i * 4) + 2] = (rss_key >> 16) & 0x000000FF;
2501                         hash_key[(i * 4) + 3] = (rss_key >> 24) & 0x000000FF;
2502                 }
2503         }
2504
2505         /* Get RSS functions configured in MRQC register */
2506         mrqc = IXGBE_READ_REG(hw, IXGBE_MRQC);
2507         if ((mrqc & IXGBE_MRQC_RSSEN) == 0) { /* RSS is disabled */
2508                 rss_conf->rss_hf = 0;
2509                 return 0;
2510         }
2511         rss_hf = 0;
2512         if (mrqc & IXGBE_MRQC_RSS_FIELD_IPV4)
2513                 rss_hf |= ETH_RSS_IPV4;
2514         if (mrqc & IXGBE_MRQC_RSS_FIELD_IPV4_TCP)
2515                 rss_hf |= ETH_RSS_NONFRAG_IPV4_TCP;
2516         if (mrqc & IXGBE_MRQC_RSS_FIELD_IPV6)
2517                 rss_hf |= ETH_RSS_IPV6;
2518         if (mrqc & IXGBE_MRQC_RSS_FIELD_IPV6_EX)
2519                 rss_hf |= ETH_RSS_IPV6_EX;
2520         if (mrqc & IXGBE_MRQC_RSS_FIELD_IPV6_TCP)
2521                 rss_hf |= ETH_RSS_NONFRAG_IPV6_TCP;
2522         if (mrqc & IXGBE_MRQC_RSS_FIELD_IPV6_EX_TCP)
2523                 rss_hf |= ETH_RSS_IPV6_TCP_EX;
2524         if (mrqc & IXGBE_MRQC_RSS_FIELD_IPV4_UDP)
2525                 rss_hf |= ETH_RSS_NONFRAG_IPV4_UDP;
2526         if (mrqc & IXGBE_MRQC_RSS_FIELD_IPV6_UDP)
2527                 rss_hf |= ETH_RSS_NONFRAG_IPV6_UDP;
2528         if (mrqc & IXGBE_MRQC_RSS_FIELD_IPV6_EX_UDP)
2529                 rss_hf |= ETH_RSS_IPV6_UDP_EX;
2530         rss_conf->rss_hf = rss_hf;
2531         return 0;
2532 }
2533
2534 static void
2535 ixgbe_rss_configure(struct rte_eth_dev *dev)
2536 {
2537         struct rte_eth_rss_conf rss_conf;
2538         struct ixgbe_hw *hw;
2539         uint32_t reta;
2540         uint16_t i;
2541         uint16_t j;
2542
2543         PMD_INIT_FUNC_TRACE();
2544         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2545
2546         /*
2547          * Fill in redirection table
2548          * The byte-swap is needed because NIC registers are in
2549          * little-endian order.
2550          */
2551         reta = 0;
2552         for (i = 0, j = 0; i < 128; i++, j++) {
2553                 if (j == dev->data->nb_rx_queues)
2554                         j = 0;
2555                 reta = (reta << 8) | j;
2556                 if ((i & 3) == 3)
2557                         IXGBE_WRITE_REG(hw, IXGBE_RETA(i >> 2),
2558                                         rte_bswap32(reta));
2559         }
2560
2561         /*
2562          * Configure the RSS key and the RSS protocols used to compute
2563          * the RSS hash of input packets.
2564          */
2565         rss_conf = dev->data->dev_conf.rx_adv_conf.rss_conf;
2566         if ((rss_conf.rss_hf & IXGBE_RSS_OFFLOAD_ALL) == 0) {
2567                 ixgbe_rss_disable(dev);
2568                 return;
2569         }
2570         if (rss_conf.rss_key == NULL)
2571                 rss_conf.rss_key = rss_intel_key; /* Default hash key */
2572         ixgbe_hw_rss_hash_set(hw, &rss_conf);
2573 }
2574
2575 #define NUM_VFTA_REGISTERS 128
2576 #define NIC_RX_BUFFER_SIZE 0x200
2577
2578 static void
2579 ixgbe_vmdq_dcb_configure(struct rte_eth_dev *dev)
2580 {
2581         struct rte_eth_vmdq_dcb_conf *cfg;
2582         struct ixgbe_hw *hw;
2583         enum rte_eth_nb_pools num_pools;
2584         uint32_t mrqc, vt_ctl, queue_mapping, vlanctrl;
2585         uint16_t pbsize;
2586         uint8_t nb_tcs; /* number of traffic classes */
2587         int i;
2588
2589         PMD_INIT_FUNC_TRACE();
2590         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2591         cfg = &dev->data->dev_conf.rx_adv_conf.vmdq_dcb_conf;
2592         num_pools = cfg->nb_queue_pools;
2593         /* Check we have a valid number of pools */
2594         if (num_pools != ETH_16_POOLS && num_pools != ETH_32_POOLS) {
2595                 ixgbe_rss_disable(dev);
2596                 return;
2597         }
2598         /* 16 pools -> 8 traffic classes, 32 pools -> 4 traffic classes */
2599         nb_tcs = (uint8_t)(ETH_VMDQ_DCB_NUM_QUEUES / (int)num_pools);
2600
2601         /*
2602          * RXPBSIZE
2603          * split rx buffer up into sections, each for 1 traffic class
2604          */
2605         pbsize = (uint16_t)(NIC_RX_BUFFER_SIZE / nb_tcs);
2606         for (i = 0 ; i < nb_tcs; i++) {
2607                 uint32_t rxpbsize = IXGBE_READ_REG(hw, IXGBE_RXPBSIZE(i));
2608                 rxpbsize &= (~(0x3FF << IXGBE_RXPBSIZE_SHIFT));
2609                 /* clear 10 bits. */
2610                 rxpbsize |= (pbsize << IXGBE_RXPBSIZE_SHIFT); /* set value */
2611                 IXGBE_WRITE_REG(hw, IXGBE_RXPBSIZE(i), rxpbsize);
2612         }
2613         /* zero alloc all unused TCs */
2614         for (i = nb_tcs; i < ETH_DCB_NUM_USER_PRIORITIES; i++) {
2615                 uint32_t rxpbsize = IXGBE_READ_REG(hw, IXGBE_RXPBSIZE(i));
2616                 rxpbsize &= (~( 0x3FF << IXGBE_RXPBSIZE_SHIFT ));
2617                 /* clear 10 bits. */
2618                 IXGBE_WRITE_REG(hw, IXGBE_RXPBSIZE(i), rxpbsize);
2619         }
2620
2621         /* MRQC: enable vmdq and dcb */
2622         mrqc = ((num_pools == ETH_16_POOLS) ? \
2623                 IXGBE_MRQC_VMDQRT8TCEN : IXGBE_MRQC_VMDQRT4TCEN );
2624         IXGBE_WRITE_REG(hw, IXGBE_MRQC, mrqc);
2625
2626         /* PFVTCTL: turn on virtualisation and set the default pool */
2627         vt_ctl = IXGBE_VT_CTL_VT_ENABLE | IXGBE_VT_CTL_REPLEN;
2628         if (cfg->enable_default_pool) {
2629                 vt_ctl |= (cfg->default_pool << IXGBE_VT_CTL_POOL_SHIFT);
2630         } else {
2631                 vt_ctl |= IXGBE_VT_CTL_DIS_DEFPL;
2632         }
2633
2634         IXGBE_WRITE_REG(hw, IXGBE_VT_CTL, vt_ctl);
2635
2636         /* RTRUP2TC: mapping user priorities to traffic classes (TCs) */
2637         queue_mapping = 0;
2638         for (i = 0; i < ETH_DCB_NUM_USER_PRIORITIES; i++)
2639                 /*
2640                  * mapping is done with 3 bits per priority,
2641                  * so shift by i*3 each time
2642                  */
2643                 queue_mapping |= ((cfg->dcb_queue[i] & 0x07) << (i * 3));
2644
2645         IXGBE_WRITE_REG(hw, IXGBE_RTRUP2TC, queue_mapping);
2646
2647         /* RTRPCS: DCB related */
2648         IXGBE_WRITE_REG(hw, IXGBE_RTRPCS, IXGBE_RMCS_RRM);
2649
2650         /* VLNCTRL: enable vlan filtering and allow all vlan tags through */
2651         vlanctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
2652         vlanctrl |= IXGBE_VLNCTRL_VFE ; /* enable vlan filters */
2653         IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlanctrl);
2654
2655         /* VFTA - enable all vlan filters */
2656         for (i = 0; i < NUM_VFTA_REGISTERS; i++) {
2657                 IXGBE_WRITE_REG(hw, IXGBE_VFTA(i), 0xFFFFFFFF);
2658         }
2659
2660         /* VFRE: pool enabling for receive - 16 or 32 */
2661         IXGBE_WRITE_REG(hw, IXGBE_VFRE(0), \
2662                         num_pools == ETH_16_POOLS ? 0xFFFF : 0xFFFFFFFF);
2663
2664         /*
2665          * MPSAR - allow pools to read specific mac addresses
2666          * In this case, all pools should be able to read from mac addr 0
2667          */
2668         IXGBE_WRITE_REG(hw, IXGBE_MPSAR_LO(0), 0xFFFFFFFF);
2669         IXGBE_WRITE_REG(hw, IXGBE_MPSAR_HI(0), 0xFFFFFFFF);
2670
2671         /* PFVLVF, PFVLVFB: set up filters for vlan tags as configured */
2672         for (i = 0; i < cfg->nb_pool_maps; i++) {
2673                 /* set vlan id in VF register and set the valid bit */
2674                 IXGBE_WRITE_REG(hw, IXGBE_VLVF(i), (IXGBE_VLVF_VIEN | \
2675                                 (cfg->pool_map[i].vlan_id & 0xFFF)));
2676                 /*
2677                  * Put the allowed pools in VFB reg. As we only have 16 or 32
2678                  * pools, we only need to use the first half of the register
2679                  * i.e. bits 0-31
2680                  */
2681                 IXGBE_WRITE_REG(hw, IXGBE_VLVFB(i*2), cfg->pool_map[i].pools);
2682         }
2683 }
2684
2685 /**
2686  * ixgbe_dcb_config_tx_hw_config - Configure general DCB TX parameters
2687  * @hw: pointer to hardware structure
2688  * @dcb_config: pointer to ixgbe_dcb_config structure
2689  */
2690 static void
2691 ixgbe_dcb_tx_hw_config(struct ixgbe_hw *hw,
2692                struct ixgbe_dcb_config *dcb_config)
2693 {
2694         uint32_t reg;
2695         uint32_t q;
2696
2697         PMD_INIT_FUNC_TRACE();
2698         if (hw->mac.type != ixgbe_mac_82598EB) {
2699                 /* Disable the Tx desc arbiter so that MTQC can be changed */
2700                 reg = IXGBE_READ_REG(hw, IXGBE_RTTDCS);
2701                 reg |= IXGBE_RTTDCS_ARBDIS;
2702                 IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, reg);
2703
2704                 /* Enable DCB for Tx with 8 TCs */
2705                 if (dcb_config->num_tcs.pg_tcs == 8) {
2706                         reg = IXGBE_MTQC_RT_ENA | IXGBE_MTQC_8TC_8TQ;
2707                 }
2708                 else {
2709                         reg = IXGBE_MTQC_RT_ENA | IXGBE_MTQC_4TC_4TQ;
2710                 }
2711                 if (dcb_config->vt_mode)
2712                     reg |= IXGBE_MTQC_VT_ENA;
2713                 IXGBE_WRITE_REG(hw, IXGBE_MTQC, reg);
2714
2715                 /* Disable drop for all queues */
2716                 for (q = 0; q < 128; q++)
2717                         IXGBE_WRITE_REG(hw, IXGBE_QDE,
2718                      (IXGBE_QDE_WRITE | (q << IXGBE_QDE_IDX_SHIFT)));
2719
2720                 /* Enable the Tx desc arbiter */
2721                 reg = IXGBE_READ_REG(hw, IXGBE_RTTDCS);
2722                 reg &= ~IXGBE_RTTDCS_ARBDIS;
2723                 IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, reg);
2724
2725                 /* Enable Security TX Buffer IFG for DCB */
2726                 reg = IXGBE_READ_REG(hw, IXGBE_SECTXMINIFG);
2727                 reg |= IXGBE_SECTX_DCB;
2728                 IXGBE_WRITE_REG(hw, IXGBE_SECTXMINIFG, reg);
2729         }
2730         return;
2731 }
2732
2733 /**
2734  * ixgbe_vmdq_dcb_hw_tx_config - Configure general VMDQ+DCB TX parameters
2735  * @dev: pointer to rte_eth_dev structure
2736  * @dcb_config: pointer to ixgbe_dcb_config structure
2737  */
2738 static void
2739 ixgbe_vmdq_dcb_hw_tx_config(struct rte_eth_dev *dev,
2740                         struct ixgbe_dcb_config *dcb_config)
2741 {
2742         struct rte_eth_vmdq_dcb_tx_conf *vmdq_tx_conf =
2743                         &dev->data->dev_conf.tx_adv_conf.vmdq_dcb_tx_conf;
2744         struct ixgbe_hw *hw =
2745                         IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2746
2747         PMD_INIT_FUNC_TRACE();
2748         if (hw->mac.type != ixgbe_mac_82598EB)
2749                 /*PF VF Transmit Enable*/
2750                 IXGBE_WRITE_REG(hw, IXGBE_VFTE(0),
2751                         vmdq_tx_conf->nb_queue_pools == ETH_16_POOLS ? 0xFFFF : 0xFFFFFFFF);
2752
2753         /*Configure general DCB TX parameters*/
2754         ixgbe_dcb_tx_hw_config(hw,dcb_config);
2755         return;
2756 }
2757
2758 static void
2759 ixgbe_vmdq_dcb_rx_config(struct rte_eth_dev *dev,
2760                         struct ixgbe_dcb_config *dcb_config)
2761 {
2762         struct rte_eth_vmdq_dcb_conf *vmdq_rx_conf =
2763                         &dev->data->dev_conf.rx_adv_conf.vmdq_dcb_conf;
2764         struct ixgbe_dcb_tc_config *tc;
2765         uint8_t i,j;
2766
2767         /* convert rte_eth_conf.rx_adv_conf to struct ixgbe_dcb_config */
2768         if (vmdq_rx_conf->nb_queue_pools == ETH_16_POOLS ) {
2769                 dcb_config->num_tcs.pg_tcs = ETH_8_TCS;
2770                 dcb_config->num_tcs.pfc_tcs = ETH_8_TCS;
2771         }
2772         else {
2773                 dcb_config->num_tcs.pg_tcs = ETH_4_TCS;
2774                 dcb_config->num_tcs.pfc_tcs = ETH_4_TCS;
2775         }
2776         /* User Priority to Traffic Class mapping */
2777         for (i = 0; i < ETH_DCB_NUM_USER_PRIORITIES; i++) {
2778                 j = vmdq_rx_conf->dcb_queue[i];
2779                 tc = &dcb_config->tc_config[j];
2780                 tc->path[IXGBE_DCB_RX_CONFIG].up_to_tc_bitmap =
2781                                                 (uint8_t)(1 << j);
2782         }
2783 }
2784
2785 static void
2786 ixgbe_dcb_vt_tx_config(struct rte_eth_dev *dev,
2787                         struct ixgbe_dcb_config *dcb_config)
2788 {
2789         struct rte_eth_vmdq_dcb_tx_conf *vmdq_tx_conf =
2790                         &dev->data->dev_conf.tx_adv_conf.vmdq_dcb_tx_conf;
2791         struct ixgbe_dcb_tc_config *tc;
2792         uint8_t i,j;
2793
2794         /* convert rte_eth_conf.rx_adv_conf to struct ixgbe_dcb_config */
2795         if (vmdq_tx_conf->nb_queue_pools == ETH_16_POOLS ) {
2796                 dcb_config->num_tcs.pg_tcs = ETH_8_TCS;
2797                 dcb_config->num_tcs.pfc_tcs = ETH_8_TCS;
2798         }
2799         else {
2800                 dcb_config->num_tcs.pg_tcs = ETH_4_TCS;
2801                 dcb_config->num_tcs.pfc_tcs = ETH_4_TCS;
2802         }
2803
2804         /* User Priority to Traffic Class mapping */
2805         for (i = 0; i < ETH_DCB_NUM_USER_PRIORITIES; i++) {
2806                 j = vmdq_tx_conf->dcb_queue[i];
2807                 tc = &dcb_config->tc_config[j];
2808                 tc->path[IXGBE_DCB_TX_CONFIG].up_to_tc_bitmap =
2809                                                 (uint8_t)(1 << j);
2810         }
2811         return;
2812 }
2813
2814 static void
2815 ixgbe_dcb_rx_config(struct rte_eth_dev *dev,
2816                 struct ixgbe_dcb_config *dcb_config)
2817 {
2818         struct rte_eth_dcb_rx_conf *rx_conf =
2819                         &dev->data->dev_conf.rx_adv_conf.dcb_rx_conf;
2820         struct ixgbe_dcb_tc_config *tc;
2821         uint8_t i,j;
2822
2823         dcb_config->num_tcs.pg_tcs = (uint8_t)rx_conf->nb_tcs;
2824         dcb_config->num_tcs.pfc_tcs = (uint8_t)rx_conf->nb_tcs;
2825
2826         /* User Priority to Traffic Class mapping */
2827         for (i = 0; i < ETH_DCB_NUM_USER_PRIORITIES; i++) {
2828                 j = rx_conf->dcb_queue[i];
2829                 tc = &dcb_config->tc_config[j];
2830                 tc->path[IXGBE_DCB_RX_CONFIG].up_to_tc_bitmap =
2831                                                 (uint8_t)(1 << j);
2832         }
2833 }
2834
2835 static void
2836 ixgbe_dcb_tx_config(struct rte_eth_dev *dev,
2837                 struct ixgbe_dcb_config *dcb_config)
2838 {
2839         struct rte_eth_dcb_tx_conf *tx_conf =
2840                         &dev->data->dev_conf.tx_adv_conf.dcb_tx_conf;
2841         struct ixgbe_dcb_tc_config *tc;
2842         uint8_t i,j;
2843
2844         dcb_config->num_tcs.pg_tcs = (uint8_t)tx_conf->nb_tcs;
2845         dcb_config->num_tcs.pfc_tcs = (uint8_t)tx_conf->nb_tcs;
2846
2847         /* User Priority to Traffic Class mapping */
2848         for (i = 0; i < ETH_DCB_NUM_USER_PRIORITIES; i++) {
2849                 j = tx_conf->dcb_queue[i];
2850                 tc = &dcb_config->tc_config[j];
2851                 tc->path[IXGBE_DCB_TX_CONFIG].up_to_tc_bitmap =
2852                                                 (uint8_t)(1 << j);
2853         }
2854 }
2855
2856 /**
2857  * ixgbe_dcb_rx_hw_config - Configure general DCB RX HW parameters
2858  * @hw: pointer to hardware structure
2859  * @dcb_config: pointer to ixgbe_dcb_config structure
2860  */
2861 static void
2862 ixgbe_dcb_rx_hw_config(struct ixgbe_hw *hw,
2863                struct ixgbe_dcb_config *dcb_config)
2864 {
2865         uint32_t reg;
2866         uint32_t vlanctrl;
2867         uint8_t i;
2868
2869         PMD_INIT_FUNC_TRACE();
2870         /*
2871          * Disable the arbiter before changing parameters
2872          * (always enable recycle mode; WSP)
2873          */
2874         reg = IXGBE_RTRPCS_RRM | IXGBE_RTRPCS_RAC | IXGBE_RTRPCS_ARBDIS;
2875         IXGBE_WRITE_REG(hw, IXGBE_RTRPCS, reg);
2876
2877         if (hw->mac.type != ixgbe_mac_82598EB) {
2878                 reg = IXGBE_READ_REG(hw, IXGBE_MRQC);
2879                 if (dcb_config->num_tcs.pg_tcs == 4) {
2880                         if (dcb_config->vt_mode)
2881                                 reg = (reg & ~IXGBE_MRQC_MRQE_MASK) |
2882                                         IXGBE_MRQC_VMDQRT4TCEN;
2883                         else {
2884                                 IXGBE_WRITE_REG(hw, IXGBE_VT_CTL, 0);
2885                                 reg = (reg & ~IXGBE_MRQC_MRQE_MASK) |
2886                                         IXGBE_MRQC_RT4TCEN;
2887                         }
2888                 }
2889                 if (dcb_config->num_tcs.pg_tcs == 8) {
2890                         if (dcb_config->vt_mode)
2891                                 reg = (reg & ~IXGBE_MRQC_MRQE_MASK) |
2892                                         IXGBE_MRQC_VMDQRT8TCEN;
2893                         else {
2894                                 IXGBE_WRITE_REG(hw, IXGBE_VT_CTL, 0);
2895                                 reg = (reg & ~IXGBE_MRQC_MRQE_MASK) |
2896                                         IXGBE_MRQC_RT8TCEN;
2897                         }
2898                 }
2899
2900                 IXGBE_WRITE_REG(hw, IXGBE_MRQC, reg);
2901         }
2902
2903         /* VLNCTRL: enable vlan filtering and allow all vlan tags through */
2904         vlanctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
2905         vlanctrl |= IXGBE_VLNCTRL_VFE ; /* enable vlan filters */
2906         IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlanctrl);
2907
2908         /* VFTA - enable all vlan filters */
2909         for (i = 0; i < NUM_VFTA_REGISTERS; i++) {
2910                 IXGBE_WRITE_REG(hw, IXGBE_VFTA(i), 0xFFFFFFFF);
2911         }
2912
2913         /*
2914          * Configure Rx packet plane (recycle mode; WSP) and
2915          * enable arbiter
2916          */
2917         reg = IXGBE_RTRPCS_RRM | IXGBE_RTRPCS_RAC;
2918         IXGBE_WRITE_REG(hw, IXGBE_RTRPCS, reg);
2919
2920         return;
2921 }
2922
2923 static void
2924 ixgbe_dcb_hw_arbite_rx_config(struct ixgbe_hw *hw, uint16_t *refill,
2925                         uint16_t *max,uint8_t *bwg_id, uint8_t *tsa, uint8_t *map)
2926 {
2927         switch (hw->mac.type) {
2928         case ixgbe_mac_82598EB:
2929                 ixgbe_dcb_config_rx_arbiter_82598(hw, refill, max, tsa);
2930                 break;
2931         case ixgbe_mac_82599EB:
2932         case ixgbe_mac_X540:
2933         case ixgbe_mac_X550:
2934         case ixgbe_mac_X550EM_x:
2935                 ixgbe_dcb_config_rx_arbiter_82599(hw, refill, max, bwg_id,
2936                                                   tsa, map);
2937                 break;
2938         default:
2939                 break;
2940         }
2941 }
2942
2943 static void
2944 ixgbe_dcb_hw_arbite_tx_config(struct ixgbe_hw *hw, uint16_t *refill, uint16_t *max,
2945                             uint8_t *bwg_id, uint8_t *tsa, uint8_t *map)
2946 {
2947         switch (hw->mac.type) {
2948         case ixgbe_mac_82598EB:
2949                 ixgbe_dcb_config_tx_desc_arbiter_82598(hw, refill, max, bwg_id,tsa);
2950                 ixgbe_dcb_config_tx_data_arbiter_82598(hw, refill, max, bwg_id,tsa);
2951                 break;
2952         case ixgbe_mac_82599EB:
2953         case ixgbe_mac_X540:
2954         case ixgbe_mac_X550:
2955         case ixgbe_mac_X550EM_x:
2956                 ixgbe_dcb_config_tx_desc_arbiter_82599(hw, refill, max, bwg_id,tsa);
2957                 ixgbe_dcb_config_tx_data_arbiter_82599(hw, refill, max, bwg_id,tsa, map);
2958                 break;
2959         default:
2960                 break;
2961         }
2962 }
2963
2964 #define DCB_RX_CONFIG  1
2965 #define DCB_TX_CONFIG  1
2966 #define DCB_TX_PB      1024
2967 /**
2968  * ixgbe_dcb_hw_configure - Enable DCB and configure
2969  * general DCB in VT mode and non-VT mode parameters
2970  * @dev: pointer to rte_eth_dev structure
2971  * @dcb_config: pointer to ixgbe_dcb_config structure
2972  */
2973 static int
2974 ixgbe_dcb_hw_configure(struct rte_eth_dev *dev,
2975                         struct ixgbe_dcb_config *dcb_config)
2976 {
2977         int     ret = 0;
2978         uint8_t i,pfc_en,nb_tcs;
2979         uint16_t pbsize;
2980         uint8_t config_dcb_rx = 0;
2981         uint8_t config_dcb_tx = 0;
2982         uint8_t tsa[IXGBE_DCB_MAX_TRAFFIC_CLASS] = {0};
2983         uint8_t bwgid[IXGBE_DCB_MAX_TRAFFIC_CLASS] = {0};
2984         uint16_t refill[IXGBE_DCB_MAX_TRAFFIC_CLASS] = {0};
2985         uint16_t max[IXGBE_DCB_MAX_TRAFFIC_CLASS] = {0};
2986         uint8_t map[IXGBE_DCB_MAX_TRAFFIC_CLASS] = {0};
2987         struct ixgbe_dcb_tc_config *tc;
2988         uint32_t max_frame = dev->data->mtu + ETHER_HDR_LEN + ETHER_CRC_LEN;
2989         struct ixgbe_hw *hw =
2990                         IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2991
2992         switch(dev->data->dev_conf.rxmode.mq_mode){
2993         case ETH_MQ_RX_VMDQ_DCB:
2994                 dcb_config->vt_mode = true;
2995                 if (hw->mac.type != ixgbe_mac_82598EB) {
2996                         config_dcb_rx = DCB_RX_CONFIG;
2997                         /*
2998                          *get dcb and VT rx configuration parameters
2999                          *from rte_eth_conf
3000                          */
3001                         ixgbe_vmdq_dcb_rx_config(dev,dcb_config);
3002                         /*Configure general VMDQ and DCB RX parameters*/
3003                         ixgbe_vmdq_dcb_configure(dev);
3004                 }
3005                 break;
3006         case ETH_MQ_RX_DCB:
3007                 dcb_config->vt_mode = false;
3008                 config_dcb_rx = DCB_RX_CONFIG;
3009                 /* Get dcb TX configuration parameters from rte_eth_conf */
3010                 ixgbe_dcb_rx_config(dev,dcb_config);
3011                 /*Configure general DCB RX parameters*/
3012                 ixgbe_dcb_rx_hw_config(hw, dcb_config);
3013                 break;
3014         default:
3015                 PMD_INIT_LOG(ERR, "Incorrect DCB RX mode configuration");
3016                 break;
3017         }
3018         switch (dev->data->dev_conf.txmode.mq_mode) {
3019         case ETH_MQ_TX_VMDQ_DCB:
3020                 dcb_config->vt_mode = true;
3021                 config_dcb_tx = DCB_TX_CONFIG;
3022                 /* get DCB and VT TX configuration parameters from rte_eth_conf */
3023                 ixgbe_dcb_vt_tx_config(dev,dcb_config);
3024                 /*Configure general VMDQ and DCB TX parameters*/
3025                 ixgbe_vmdq_dcb_hw_tx_config(dev,dcb_config);
3026                 break;
3027
3028         case ETH_MQ_TX_DCB:
3029                 dcb_config->vt_mode = false;
3030                 config_dcb_tx = DCB_TX_CONFIG;
3031                 /*get DCB TX configuration parameters from rte_eth_conf*/
3032                 ixgbe_dcb_tx_config(dev,dcb_config);
3033                 /*Configure general DCB TX parameters*/
3034                 ixgbe_dcb_tx_hw_config(hw, dcb_config);
3035                 break;
3036         default:
3037                 PMD_INIT_LOG(ERR, "Incorrect DCB TX mode configuration");
3038                 break;
3039         }
3040
3041         nb_tcs = dcb_config->num_tcs.pfc_tcs;
3042         /* Unpack map */
3043         ixgbe_dcb_unpack_map_cee(dcb_config, IXGBE_DCB_RX_CONFIG, map);
3044         if(nb_tcs == ETH_4_TCS) {
3045                 /* Avoid un-configured priority mapping to TC0 */
3046                 uint8_t j = 4;
3047                 uint8_t mask = 0xFF;
3048                 for (i = 0; i < ETH_DCB_NUM_USER_PRIORITIES - 4; i++)
3049                         mask = (uint8_t)(mask & (~ (1 << map[i])));
3050                 for (i = 0; mask && (i < IXGBE_DCB_MAX_TRAFFIC_CLASS); i++) {
3051                         if ((mask & 0x1) && (j < ETH_DCB_NUM_USER_PRIORITIES))
3052                                 map[j++] = i;
3053                         mask >>= 1;
3054                 }
3055                 /* Re-configure 4 TCs BW */
3056                 for (i = 0; i < nb_tcs; i++) {
3057                         tc = &dcb_config->tc_config[i];
3058                         tc->path[IXGBE_DCB_TX_CONFIG].bwg_percent =
3059                                                 (uint8_t)(100 / nb_tcs);
3060                         tc->path[IXGBE_DCB_RX_CONFIG].bwg_percent =
3061                                                 (uint8_t)(100 / nb_tcs);
3062                 }
3063                 for (; i < IXGBE_DCB_MAX_TRAFFIC_CLASS; i++) {
3064                         tc = &dcb_config->tc_config[i];
3065                         tc->path[IXGBE_DCB_TX_CONFIG].bwg_percent = 0;
3066                         tc->path[IXGBE_DCB_RX_CONFIG].bwg_percent = 0;
3067                 }
3068         }
3069
3070         if(config_dcb_rx) {
3071                 /* Set RX buffer size */
3072                 pbsize = (uint16_t)(NIC_RX_BUFFER_SIZE / nb_tcs);
3073                 uint32_t rxpbsize = pbsize << IXGBE_RXPBSIZE_SHIFT;
3074                 for (i = 0 ; i < nb_tcs; i++) {
3075                         IXGBE_WRITE_REG(hw, IXGBE_RXPBSIZE(i), rxpbsize);
3076                 }
3077                 /* zero alloc all unused TCs */
3078                 for (; i < ETH_DCB_NUM_USER_PRIORITIES; i++) {
3079                         IXGBE_WRITE_REG(hw, IXGBE_RXPBSIZE(i), 0);
3080                 }
3081         }
3082         if(config_dcb_tx) {
3083                 /* Only support an equally distributed Tx packet buffer strategy. */
3084                 uint32_t txpktsize = IXGBE_TXPBSIZE_MAX / nb_tcs;
3085                 uint32_t txpbthresh = (txpktsize / DCB_TX_PB) - IXGBE_TXPKT_SIZE_MAX;
3086                 for (i = 0; i < nb_tcs; i++) {
3087                         IXGBE_WRITE_REG(hw, IXGBE_TXPBSIZE(i), txpktsize);
3088                         IXGBE_WRITE_REG(hw, IXGBE_TXPBTHRESH(i), txpbthresh);
3089                 }
3090                 /* Clear unused TCs, if any, to zero buffer size*/
3091                 for (; i < ETH_DCB_NUM_USER_PRIORITIES; i++) {
3092                         IXGBE_WRITE_REG(hw, IXGBE_TXPBSIZE(i), 0);
3093                         IXGBE_WRITE_REG(hw, IXGBE_TXPBTHRESH(i), 0);
3094                 }
3095         }
3096
3097         /*Calculates traffic class credits*/
3098         ixgbe_dcb_calculate_tc_credits_cee(hw, dcb_config,max_frame,
3099                                 IXGBE_DCB_TX_CONFIG);
3100         ixgbe_dcb_calculate_tc_credits_cee(hw, dcb_config,max_frame,
3101                                 IXGBE_DCB_RX_CONFIG);
3102
3103         if(config_dcb_rx) {
3104                 /* Unpack CEE standard containers */
3105                 ixgbe_dcb_unpack_refill_cee(dcb_config, IXGBE_DCB_RX_CONFIG, refill);
3106                 ixgbe_dcb_unpack_max_cee(dcb_config, max);
3107                 ixgbe_dcb_unpack_bwgid_cee(dcb_config, IXGBE_DCB_RX_CONFIG, bwgid);
3108                 ixgbe_dcb_unpack_tsa_cee(dcb_config, IXGBE_DCB_RX_CONFIG, tsa);
3109                 /* Configure PG(ETS) RX */
3110                 ixgbe_dcb_hw_arbite_rx_config(hw,refill,max,bwgid,tsa,map);
3111         }
3112
3113         if(config_dcb_tx) {
3114                 /* Unpack CEE standard containers */
3115                 ixgbe_dcb_unpack_refill_cee(dcb_config, IXGBE_DCB_TX_CONFIG, refill);
3116                 ixgbe_dcb_unpack_max_cee(dcb_config, max);
3117                 ixgbe_dcb_unpack_bwgid_cee(dcb_config, IXGBE_DCB_TX_CONFIG, bwgid);
3118                 ixgbe_dcb_unpack_tsa_cee(dcb_config, IXGBE_DCB_TX_CONFIG, tsa);
3119                 /* Configure PG(ETS) TX */
3120                 ixgbe_dcb_hw_arbite_tx_config(hw,refill,max,bwgid,tsa,map);
3121         }
3122
3123         /*Configure queue statistics registers*/
3124         ixgbe_dcb_config_tc_stats_82599(hw, dcb_config);
3125
3126         /* Check if the PFC is supported */
3127         if(dev->data->dev_conf.dcb_capability_en & ETH_DCB_PFC_SUPPORT) {
3128                 pbsize = (uint16_t) (NIC_RX_BUFFER_SIZE / nb_tcs);
3129                 for (i = 0; i < nb_tcs; i++) {
3130                         /*
3131                         * If the TC count is 8,and the default high_water is 48,
3132                         * the low_water is 16 as default.
3133                         */
3134                         hw->fc.high_water[i] = (pbsize * 3 ) / 4;
3135                         hw->fc.low_water[i] = pbsize / 4;
3136                         /* Enable pfc for this TC */
3137                         tc = &dcb_config->tc_config[i];
3138                         tc->pfc = ixgbe_dcb_pfc_enabled;
3139                 }
3140                 ixgbe_dcb_unpack_pfc_cee(dcb_config, map, &pfc_en);
3141                 if(dcb_config->num_tcs.pfc_tcs == ETH_4_TCS)
3142                         pfc_en &= 0x0F;
3143                 ret = ixgbe_dcb_config_pfc(hw, pfc_en, map);
3144         }
3145
3146         return ret;
3147 }
3148
3149 /**
3150  * ixgbe_configure_dcb - Configure DCB  Hardware
3151  * @dev: pointer to rte_eth_dev
3152  */
3153 void ixgbe_configure_dcb(struct rte_eth_dev *dev)
3154 {
3155         struct ixgbe_dcb_config *dcb_cfg =
3156                         IXGBE_DEV_PRIVATE_TO_DCB_CFG(dev->data->dev_private);
3157         struct rte_eth_conf *dev_conf = &(dev->data->dev_conf);
3158
3159         PMD_INIT_FUNC_TRACE();
3160
3161         /* check support mq_mode for DCB */
3162         if ((dev_conf->rxmode.mq_mode != ETH_MQ_RX_VMDQ_DCB) &&
3163             (dev_conf->rxmode.mq_mode != ETH_MQ_RX_DCB))
3164                 return;
3165
3166         if (dev->data->nb_rx_queues != ETH_DCB_NUM_QUEUES)
3167                 return;
3168
3169         /** Configure DCB hardware **/
3170         ixgbe_dcb_hw_configure(dev,dcb_cfg);
3171
3172         return;
3173 }
3174
3175 /*
3176  * VMDq only support for 10 GbE NIC.
3177  */
3178 static void
3179 ixgbe_vmdq_rx_hw_configure(struct rte_eth_dev *dev)
3180 {
3181         struct rte_eth_vmdq_rx_conf *cfg;
3182         struct ixgbe_hw *hw;
3183         enum rte_eth_nb_pools num_pools;
3184         uint32_t mrqc, vt_ctl, vlanctrl;
3185         uint32_t vmolr = 0;
3186         int i;
3187
3188         PMD_INIT_FUNC_TRACE();
3189         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3190         cfg = &dev->data->dev_conf.rx_adv_conf.vmdq_rx_conf;
3191         num_pools = cfg->nb_queue_pools;
3192
3193         ixgbe_rss_disable(dev);
3194
3195         /* MRQC: enable vmdq */
3196         mrqc = IXGBE_MRQC_VMDQEN;
3197         IXGBE_WRITE_REG(hw, IXGBE_MRQC, mrqc);
3198
3199         /* PFVTCTL: turn on virtualisation and set the default pool */
3200         vt_ctl = IXGBE_VT_CTL_VT_ENABLE | IXGBE_VT_CTL_REPLEN;
3201         if (cfg->enable_default_pool)
3202                 vt_ctl |= (cfg->default_pool << IXGBE_VT_CTL_POOL_SHIFT);
3203         else
3204                 vt_ctl |= IXGBE_VT_CTL_DIS_DEFPL;
3205
3206         IXGBE_WRITE_REG(hw, IXGBE_VT_CTL, vt_ctl);
3207
3208         for (i = 0; i < (int)num_pools; i++) {
3209                 vmolr = ixgbe_convert_vm_rx_mask_to_val(cfg->rx_mode, vmolr);
3210                 IXGBE_WRITE_REG(hw, IXGBE_VMOLR(i), vmolr);
3211         }
3212
3213         /* VLNCTRL: enable vlan filtering and allow all vlan tags through */
3214         vlanctrl = IXGBE_READ_REG(hw, IXGBE_VLNCTRL);
3215         vlanctrl |= IXGBE_VLNCTRL_VFE ; /* enable vlan filters */
3216         IXGBE_WRITE_REG(hw, IXGBE_VLNCTRL, vlanctrl);
3217
3218         /* VFTA - enable all vlan filters */
3219         for (i = 0; i < NUM_VFTA_REGISTERS; i++)
3220                 IXGBE_WRITE_REG(hw, IXGBE_VFTA(i), UINT32_MAX);
3221
3222         /* VFRE: pool enabling for receive - 64 */
3223         IXGBE_WRITE_REG(hw, IXGBE_VFRE(0), UINT32_MAX);
3224         if (num_pools == ETH_64_POOLS)
3225                 IXGBE_WRITE_REG(hw, IXGBE_VFRE(1), UINT32_MAX);
3226
3227         /*
3228          * MPSAR - allow pools to read specific mac addresses
3229          * In this case, all pools should be able to read from mac addr 0
3230          */
3231         IXGBE_WRITE_REG(hw, IXGBE_MPSAR_LO(0), UINT32_MAX);
3232         IXGBE_WRITE_REG(hw, IXGBE_MPSAR_HI(0), UINT32_MAX);
3233
3234         /* PFVLVF, PFVLVFB: set up filters for vlan tags as configured */
3235         for (i = 0; i < cfg->nb_pool_maps; i++) {
3236                 /* set vlan id in VF register and set the valid bit */
3237                 IXGBE_WRITE_REG(hw, IXGBE_VLVF(i), (IXGBE_VLVF_VIEN | \
3238                                 (cfg->pool_map[i].vlan_id & IXGBE_RXD_VLAN_ID_MASK)));
3239                 /*
3240                  * Put the allowed pools in VFB reg. As we only have 16 or 64
3241                  * pools, we only need to use the first half of the register
3242                  * i.e. bits 0-31
3243                  */
3244                 if (((cfg->pool_map[i].pools >> 32) & UINT32_MAX) == 0)
3245                         IXGBE_WRITE_REG(hw, IXGBE_VLVFB(i*2), \
3246                                         (cfg->pool_map[i].pools & UINT32_MAX));
3247                 else
3248                         IXGBE_WRITE_REG(hw, IXGBE_VLVFB((i*2+1)), \
3249                                         ((cfg->pool_map[i].pools >> 32) \
3250                                         & UINT32_MAX));
3251
3252         }
3253
3254         /* PFDMA Tx General Switch Control Enables VMDQ loopback */
3255         if (cfg->enable_loop_back) {
3256                 IXGBE_WRITE_REG(hw, IXGBE_PFDTXGSWC, IXGBE_PFDTXGSWC_VT_LBEN);
3257                 for (i = 0; i < RTE_IXGBE_VMTXSW_REGISTER_COUNT; i++)
3258                         IXGBE_WRITE_REG(hw, IXGBE_VMTXSW(i), UINT32_MAX);
3259         }
3260
3261         IXGBE_WRITE_FLUSH(hw);
3262 }
3263
3264 /*
3265  * ixgbe_dcb_config_tx_hw_config - Configure general VMDq TX parameters
3266  * @hw: pointer to hardware structure
3267  */
3268 static void
3269 ixgbe_vmdq_tx_hw_configure(struct ixgbe_hw *hw)
3270 {
3271         uint32_t reg;
3272         uint32_t q;
3273
3274         PMD_INIT_FUNC_TRACE();
3275         /*PF VF Transmit Enable*/
3276         IXGBE_WRITE_REG(hw, IXGBE_VFTE(0), UINT32_MAX);
3277         IXGBE_WRITE_REG(hw, IXGBE_VFTE(1), UINT32_MAX);
3278
3279         /* Disable the Tx desc arbiter so that MTQC can be changed */
3280         reg = IXGBE_READ_REG(hw, IXGBE_RTTDCS);
3281         reg |= IXGBE_RTTDCS_ARBDIS;
3282         IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, reg);
3283
3284         reg = IXGBE_MTQC_VT_ENA | IXGBE_MTQC_64VF;
3285         IXGBE_WRITE_REG(hw, IXGBE_MTQC, reg);
3286
3287         /* Disable drop for all queues */
3288         for (q = 0; q < IXGBE_MAX_RX_QUEUE_NUM; q++)
3289                 IXGBE_WRITE_REG(hw, IXGBE_QDE,
3290                   (IXGBE_QDE_WRITE | (q << IXGBE_QDE_IDX_SHIFT)));
3291
3292         /* Enable the Tx desc arbiter */
3293         reg = IXGBE_READ_REG(hw, IXGBE_RTTDCS);
3294         reg &= ~IXGBE_RTTDCS_ARBDIS;
3295         IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, reg);
3296
3297         IXGBE_WRITE_FLUSH(hw);
3298
3299         return;
3300 }
3301
3302 static int
3303 ixgbe_alloc_rx_queue_mbufs(struct igb_rx_queue *rxq)
3304 {
3305         struct igb_rx_entry *rxe = rxq->sw_ring;
3306         uint64_t dma_addr;
3307         unsigned i;
3308
3309         /* Initialize software ring entries */
3310         for (i = 0; i < rxq->nb_rx_desc; i++) {
3311                 volatile union ixgbe_adv_rx_desc *rxd;
3312                 struct rte_mbuf *mbuf = rte_rxmbuf_alloc(rxq->mb_pool);
3313                 if (mbuf == NULL) {
3314                         PMD_INIT_LOG(ERR, "RX mbuf alloc failed queue_id=%u",
3315                                      (unsigned) rxq->queue_id);
3316                         return (-ENOMEM);
3317                 }
3318
3319                 rte_mbuf_refcnt_set(mbuf, 1);
3320                 mbuf->next = NULL;
3321                 mbuf->data_off = RTE_PKTMBUF_HEADROOM;
3322                 mbuf->nb_segs = 1;
3323                 mbuf->port = rxq->port_id;
3324
3325                 dma_addr =
3326                         rte_cpu_to_le_64(RTE_MBUF_DATA_DMA_ADDR_DEFAULT(mbuf));
3327                 rxd = &rxq->rx_ring[i];
3328                 rxd->read.hdr_addr = dma_addr;
3329                 rxd->read.pkt_addr = dma_addr;
3330                 rxe[i].mbuf = mbuf;
3331         }
3332
3333         return 0;
3334 }
3335
3336 static int
3337 ixgbe_config_vf_rss(struct rte_eth_dev *dev)
3338 {
3339         struct ixgbe_hw *hw;
3340         uint32_t mrqc;
3341
3342         ixgbe_rss_configure(dev);
3343
3344         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3345
3346         /* MRQC: enable VF RSS */
3347         mrqc = IXGBE_READ_REG(hw, IXGBE_MRQC);
3348         mrqc &= ~IXGBE_MRQC_MRQE_MASK;
3349         switch (RTE_ETH_DEV_SRIOV(dev).active) {
3350         case ETH_64_POOLS:
3351                 mrqc |= IXGBE_MRQC_VMDQRSS64EN;
3352                 break;
3353
3354         case ETH_32_POOLS:
3355                 mrqc |= IXGBE_MRQC_VMDQRSS32EN;
3356                 break;
3357
3358         default:
3359                 PMD_INIT_LOG(ERR, "Invalid pool number in IOV mode with VMDQ RSS");
3360                 return -EINVAL;
3361         }
3362
3363         IXGBE_WRITE_REG(hw, IXGBE_MRQC, mrqc);
3364
3365         return 0;
3366 }
3367
3368 static int
3369 ixgbe_config_vf_default(struct rte_eth_dev *dev)
3370 {
3371         struct ixgbe_hw *hw =
3372                 IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3373
3374         switch (RTE_ETH_DEV_SRIOV(dev).active) {
3375         case ETH_64_POOLS:
3376                 IXGBE_WRITE_REG(hw, IXGBE_MRQC,
3377                         IXGBE_MRQC_VMDQEN);
3378                 break;
3379
3380         case ETH_32_POOLS:
3381                 IXGBE_WRITE_REG(hw, IXGBE_MRQC,
3382                         IXGBE_MRQC_VMDQRT4TCEN);
3383                 break;
3384
3385         case ETH_16_POOLS:
3386                 IXGBE_WRITE_REG(hw, IXGBE_MRQC,
3387                         IXGBE_MRQC_VMDQRT8TCEN);
3388                 break;
3389         default:
3390                 PMD_INIT_LOG(ERR,
3391                         "invalid pool number in IOV mode");
3392                 break;
3393         }
3394         return 0;
3395 }
3396
3397 static int
3398 ixgbe_dev_mq_rx_configure(struct rte_eth_dev *dev)
3399 {
3400         struct ixgbe_hw *hw =
3401                 IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3402
3403         if (hw->mac.type == ixgbe_mac_82598EB)
3404                 return 0;
3405
3406         if (RTE_ETH_DEV_SRIOV(dev).active == 0) {
3407                 /*
3408                  * SRIOV inactive scheme
3409                  * any DCB/RSS w/o VMDq multi-queue setting
3410                  */
3411                 switch (dev->data->dev_conf.rxmode.mq_mode) {
3412                         case ETH_MQ_RX_RSS:
3413                                 ixgbe_rss_configure(dev);
3414                                 break;
3415
3416                         case ETH_MQ_RX_VMDQ_DCB:
3417                                 ixgbe_vmdq_dcb_configure(dev);
3418                                 break;
3419
3420                         case ETH_MQ_RX_VMDQ_ONLY:
3421                                 ixgbe_vmdq_rx_hw_configure(dev);
3422                                 break;
3423
3424                         case ETH_MQ_RX_NONE:
3425                                 /* if mq_mode is none, disable rss mode.*/
3426                         default: ixgbe_rss_disable(dev);
3427                 }
3428         } else {
3429                 /*
3430                  * SRIOV active scheme
3431                  * Support RSS together with VMDq & SRIOV
3432                  */
3433                 switch (dev->data->dev_conf.rxmode.mq_mode) {
3434                 case ETH_MQ_RX_RSS:
3435                 case ETH_MQ_RX_VMDQ_RSS:
3436                         ixgbe_config_vf_rss(dev);
3437                         break;
3438
3439                 /* FIXME if support DCB/RSS together with VMDq & SRIOV */
3440                 case ETH_MQ_RX_VMDQ_DCB:
3441                 case ETH_MQ_RX_VMDQ_DCB_RSS:
3442                         PMD_INIT_LOG(ERR,
3443                                 "Could not support DCB with VMDq & SRIOV");
3444                         return -1;
3445                 default:
3446                         ixgbe_config_vf_default(dev);
3447                         break;
3448                 }
3449         }
3450
3451         return 0;
3452 }
3453
3454 static int
3455 ixgbe_dev_mq_tx_configure(struct rte_eth_dev *dev)
3456 {
3457         struct ixgbe_hw *hw =
3458                 IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3459         uint32_t mtqc;
3460         uint32_t rttdcs;
3461
3462         if (hw->mac.type == ixgbe_mac_82598EB)
3463                 return 0;
3464
3465         /* disable arbiter before setting MTQC */
3466         rttdcs = IXGBE_READ_REG(hw, IXGBE_RTTDCS);
3467         rttdcs |= IXGBE_RTTDCS_ARBDIS;
3468         IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, rttdcs);
3469
3470         if (RTE_ETH_DEV_SRIOV(dev).active == 0) {
3471                 /*
3472                  * SRIOV inactive scheme
3473                  * any DCB w/o VMDq multi-queue setting
3474                  */
3475                 if (dev->data->dev_conf.txmode.mq_mode == ETH_MQ_TX_VMDQ_ONLY)
3476                         ixgbe_vmdq_tx_hw_configure(hw);
3477                 else {
3478                         mtqc = IXGBE_MTQC_64Q_1PB;
3479                         IXGBE_WRITE_REG(hw, IXGBE_MTQC, mtqc);
3480                 }
3481         } else {
3482                 switch (RTE_ETH_DEV_SRIOV(dev).active) {
3483
3484                 /*
3485                  * SRIOV active scheme
3486                  * FIXME if support DCB together with VMDq & SRIOV
3487                  */
3488                 case ETH_64_POOLS:
3489                         mtqc = IXGBE_MTQC_VT_ENA | IXGBE_MTQC_64VF;
3490                         break;
3491                 case ETH_32_POOLS:
3492                         mtqc = IXGBE_MTQC_VT_ENA | IXGBE_MTQC_32VF;
3493                         break;
3494                 case ETH_16_POOLS:
3495                         mtqc = IXGBE_MTQC_VT_ENA | IXGBE_MTQC_RT_ENA |
3496                                 IXGBE_MTQC_8TC_8TQ;
3497                         break;
3498                 default:
3499                         mtqc = IXGBE_MTQC_64Q_1PB;
3500                         PMD_INIT_LOG(ERR, "invalid pool number in IOV mode");
3501                 }
3502                 IXGBE_WRITE_REG(hw, IXGBE_MTQC, mtqc);
3503         }
3504
3505         /* re-enable arbiter */
3506         rttdcs &= ~IXGBE_RTTDCS_ARBDIS;
3507         IXGBE_WRITE_REG(hw, IXGBE_RTTDCS, rttdcs);
3508
3509         return 0;
3510 }
3511
3512 /*
3513  * Initializes Receive Unit.
3514  */
3515 int
3516 ixgbe_dev_rx_init(struct rte_eth_dev *dev)
3517 {
3518         struct ixgbe_hw     *hw;
3519         struct igb_rx_queue *rxq;
3520         struct rte_pktmbuf_pool_private *mbp_priv;
3521         uint64_t bus_addr;
3522         uint32_t rxctrl;
3523         uint32_t fctrl;
3524         uint32_t hlreg0;
3525         uint32_t maxfrs;
3526         uint32_t srrctl;
3527         uint32_t rdrxctl;
3528         uint32_t rxcsum;
3529         uint16_t buf_size;
3530         uint16_t i;
3531
3532         PMD_INIT_FUNC_TRACE();
3533         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3534
3535         /*
3536          * Make sure receives are disabled while setting
3537          * up the RX context (registers, descriptor rings, etc.).
3538          */
3539         rxctrl = IXGBE_READ_REG(hw, IXGBE_RXCTRL);
3540         IXGBE_WRITE_REG(hw, IXGBE_RXCTRL, rxctrl & ~IXGBE_RXCTRL_RXEN);
3541
3542         /* Enable receipt of broadcasted frames */
3543         fctrl = IXGBE_READ_REG(hw, IXGBE_FCTRL);
3544         fctrl |= IXGBE_FCTRL_BAM;
3545         fctrl |= IXGBE_FCTRL_DPF;
3546         fctrl |= IXGBE_FCTRL_PMCF;
3547         IXGBE_WRITE_REG(hw, IXGBE_FCTRL, fctrl);
3548
3549         /*
3550          * Configure CRC stripping, if any.
3551          */
3552         hlreg0 = IXGBE_READ_REG(hw, IXGBE_HLREG0);
3553         if (dev->data->dev_conf.rxmode.hw_strip_crc)
3554                 hlreg0 |= IXGBE_HLREG0_RXCRCSTRP;
3555         else
3556                 hlreg0 &= ~IXGBE_HLREG0_RXCRCSTRP;
3557
3558         /*
3559          * Configure jumbo frame support, if any.
3560          */
3561         if (dev->data->dev_conf.rxmode.jumbo_frame == 1) {
3562                 hlreg0 |= IXGBE_HLREG0_JUMBOEN;
3563                 maxfrs = IXGBE_READ_REG(hw, IXGBE_MAXFRS);
3564                 maxfrs &= 0x0000FFFF;
3565                 maxfrs |= (dev->data->dev_conf.rxmode.max_rx_pkt_len << 16);
3566                 IXGBE_WRITE_REG(hw, IXGBE_MAXFRS, maxfrs);
3567         } else
3568                 hlreg0 &= ~IXGBE_HLREG0_JUMBOEN;
3569
3570         /*
3571          * If loopback mode is configured for 82599, set LPBK bit.
3572          */
3573         if (hw->mac.type == ixgbe_mac_82599EB &&
3574                         dev->data->dev_conf.lpbk_mode == IXGBE_LPBK_82599_TX_RX)
3575                 hlreg0 |= IXGBE_HLREG0_LPBK;
3576         else
3577                 hlreg0 &= ~IXGBE_HLREG0_LPBK;
3578
3579         IXGBE_WRITE_REG(hw, IXGBE_HLREG0, hlreg0);
3580
3581         /* Setup RX queues */
3582         for (i = 0; i < dev->data->nb_rx_queues; i++) {
3583                 rxq = dev->data->rx_queues[i];
3584
3585                 /*
3586                  * Reset crc_len in case it was changed after queue setup by a
3587                  * call to configure.
3588                  */
3589                 rxq->crc_len = (uint8_t)
3590                                 ((dev->data->dev_conf.rxmode.hw_strip_crc) ? 0 :
3591                                 ETHER_CRC_LEN);
3592
3593                 /* Setup the Base and Length of the Rx Descriptor Rings */
3594                 bus_addr = rxq->rx_ring_phys_addr;
3595                 IXGBE_WRITE_REG(hw, IXGBE_RDBAL(rxq->reg_idx),
3596                                 (uint32_t)(bus_addr & 0x00000000ffffffffULL));
3597                 IXGBE_WRITE_REG(hw, IXGBE_RDBAH(rxq->reg_idx),
3598                                 (uint32_t)(bus_addr >> 32));
3599                 IXGBE_WRITE_REG(hw, IXGBE_RDLEN(rxq->reg_idx),
3600                                 rxq->nb_rx_desc * sizeof(union ixgbe_adv_rx_desc));
3601                 IXGBE_WRITE_REG(hw, IXGBE_RDH(rxq->reg_idx), 0);
3602                 IXGBE_WRITE_REG(hw, IXGBE_RDT(rxq->reg_idx), 0);
3603
3604                 /* Configure the SRRCTL register */
3605 #ifdef RTE_HEADER_SPLIT_ENABLE
3606                 /*
3607                  * Configure Header Split
3608                  */
3609                 if (dev->data->dev_conf.rxmode.header_split) {
3610                         if (hw->mac.type == ixgbe_mac_82599EB) {
3611                                 /* Must setup the PSRTYPE register */
3612                                 uint32_t psrtype;
3613                                 psrtype = IXGBE_PSRTYPE_TCPHDR |
3614                                         IXGBE_PSRTYPE_UDPHDR   |
3615                                         IXGBE_PSRTYPE_IPV4HDR  |
3616                                         IXGBE_PSRTYPE_IPV6HDR;
3617                                 IXGBE_WRITE_REG(hw, IXGBE_PSRTYPE(rxq->reg_idx), psrtype);
3618                         }
3619                         srrctl = ((dev->data->dev_conf.rxmode.split_hdr_size <<
3620                                 IXGBE_SRRCTL_BSIZEHDRSIZE_SHIFT) &
3621                                 IXGBE_SRRCTL_BSIZEHDR_MASK);
3622                         srrctl |= IXGBE_SRRCTL_DESCTYPE_HDR_SPLIT_ALWAYS;
3623                 } else
3624 #endif
3625                         srrctl = IXGBE_SRRCTL_DESCTYPE_ADV_ONEBUF;
3626
3627                 /* Set if packets are dropped when no descriptors available */
3628                 if (rxq->drop_en)
3629                         srrctl |= IXGBE_SRRCTL_DROP_EN;
3630
3631                 /*
3632                  * Configure the RX buffer size in the BSIZEPACKET field of
3633                  * the SRRCTL register of the queue.
3634                  * The value is in 1 KB resolution. Valid values can be from
3635                  * 1 KB to 16 KB.
3636                  */
3637                 mbp_priv = rte_mempool_get_priv(rxq->mb_pool);
3638                 buf_size = (uint16_t) (mbp_priv->mbuf_data_room_size -
3639                                        RTE_PKTMBUF_HEADROOM);
3640                 srrctl |= ((buf_size >> IXGBE_SRRCTL_BSIZEPKT_SHIFT) &
3641                            IXGBE_SRRCTL_BSIZEPKT_MASK);
3642                 IXGBE_WRITE_REG(hw, IXGBE_SRRCTL(rxq->reg_idx), srrctl);
3643
3644                 buf_size = (uint16_t) ((srrctl & IXGBE_SRRCTL_BSIZEPKT_MASK) <<
3645                                        IXGBE_SRRCTL_BSIZEPKT_SHIFT);
3646
3647                 if (dev->data->dev_conf.rxmode.enable_scatter ||
3648                     /* It adds dual VLAN length for supporting dual VLAN */
3649                     (dev->data->dev_conf.rxmode.max_rx_pkt_len +
3650                                 2 * IXGBE_VLAN_TAG_SIZE) > buf_size){
3651                         if (!dev->data->scattered_rx)
3652                                 PMD_INIT_LOG(DEBUG, "forcing scatter mode");
3653                         dev->data->scattered_rx = 1;
3654 #ifdef RTE_IXGBE_INC_VECTOR
3655                         if (rte_is_power_of_2(rxq->nb_rx_desc))
3656                                 dev->rx_pkt_burst =
3657                                         ixgbe_recv_scattered_pkts_vec;
3658                         else
3659 #endif
3660                                 dev->rx_pkt_burst = ixgbe_recv_scattered_pkts;
3661                 }
3662         }
3663
3664         /*
3665          * Device configured with multiple RX queues.
3666          */
3667         ixgbe_dev_mq_rx_configure(dev);
3668
3669         /*
3670          * Setup the Checksum Register.
3671          * Disable Full-Packet Checksum which is mutually exclusive with RSS.
3672          * Enable IP/L4 checkum computation by hardware if requested to do so.
3673          */
3674         rxcsum = IXGBE_READ_REG(hw, IXGBE_RXCSUM);
3675         rxcsum |= IXGBE_RXCSUM_PCSD;
3676         if (dev->data->dev_conf.rxmode.hw_ip_checksum)
3677                 rxcsum |= IXGBE_RXCSUM_IPPCSE;
3678         else
3679                 rxcsum &= ~IXGBE_RXCSUM_IPPCSE;
3680
3681         IXGBE_WRITE_REG(hw, IXGBE_RXCSUM, rxcsum);
3682
3683         if (hw->mac.type == ixgbe_mac_82599EB) {
3684                 rdrxctl = IXGBE_READ_REG(hw, IXGBE_RDRXCTL);
3685                 if (dev->data->dev_conf.rxmode.hw_strip_crc)
3686                         rdrxctl |= IXGBE_RDRXCTL_CRCSTRIP;
3687                 else
3688                         rdrxctl &= ~IXGBE_RDRXCTL_CRCSTRIP;
3689                 rdrxctl &= ~IXGBE_RDRXCTL_RSCFRSTSIZE;
3690                 IXGBE_WRITE_REG(hw, IXGBE_RDRXCTL, rdrxctl);
3691         }
3692
3693         return 0;
3694 }
3695
3696 /*
3697  * Initializes Transmit Unit.
3698  */
3699 void
3700 ixgbe_dev_tx_init(struct rte_eth_dev *dev)
3701 {
3702         struct ixgbe_hw     *hw;
3703         struct igb_tx_queue *txq;
3704         uint64_t bus_addr;
3705         uint32_t hlreg0;
3706         uint32_t txctrl;
3707         uint16_t i;
3708
3709         PMD_INIT_FUNC_TRACE();
3710         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3711
3712         /* Enable TX CRC (checksum offload requirement) and hw padding
3713          * (TSO requirement) */
3714         hlreg0 = IXGBE_READ_REG(hw, IXGBE_HLREG0);
3715         hlreg0 |= (IXGBE_HLREG0_TXCRCEN | IXGBE_HLREG0_TXPADEN);
3716         IXGBE_WRITE_REG(hw, IXGBE_HLREG0, hlreg0);
3717
3718         /* Setup the Base and Length of the Tx Descriptor Rings */
3719         for (i = 0; i < dev->data->nb_tx_queues; i++) {
3720                 txq = dev->data->tx_queues[i];
3721
3722                 bus_addr = txq->tx_ring_phys_addr;
3723                 IXGBE_WRITE_REG(hw, IXGBE_TDBAL(txq->reg_idx),
3724                                 (uint32_t)(bus_addr & 0x00000000ffffffffULL));
3725                 IXGBE_WRITE_REG(hw, IXGBE_TDBAH(txq->reg_idx),
3726                                 (uint32_t)(bus_addr >> 32));
3727                 IXGBE_WRITE_REG(hw, IXGBE_TDLEN(txq->reg_idx),
3728                                 txq->nb_tx_desc * sizeof(union ixgbe_adv_tx_desc));
3729                 /* Setup the HW Tx Head and TX Tail descriptor pointers */
3730                 IXGBE_WRITE_REG(hw, IXGBE_TDH(txq->reg_idx), 0);
3731                 IXGBE_WRITE_REG(hw, IXGBE_TDT(txq->reg_idx), 0);
3732
3733                 /*
3734                  * Disable Tx Head Writeback RO bit, since this hoses
3735                  * bookkeeping if things aren't delivered in order.
3736                  */
3737                 switch (hw->mac.type) {
3738                         case ixgbe_mac_82598EB:
3739                                 txctrl = IXGBE_READ_REG(hw,
3740                                                         IXGBE_DCA_TXCTRL(txq->reg_idx));
3741                                 txctrl &= ~IXGBE_DCA_TXCTRL_DESC_WRO_EN;
3742                                 IXGBE_WRITE_REG(hw, IXGBE_DCA_TXCTRL(txq->reg_idx),
3743                                                 txctrl);
3744                                 break;
3745
3746                         case ixgbe_mac_82599EB:
3747                         case ixgbe_mac_X540:
3748                         case ixgbe_mac_X550:
3749                         case ixgbe_mac_X550EM_x:
3750                         default:
3751                                 txctrl = IXGBE_READ_REG(hw,
3752                                                 IXGBE_DCA_TXCTRL_82599(txq->reg_idx));
3753                                 txctrl &= ~IXGBE_DCA_TXCTRL_DESC_WRO_EN;
3754                                 IXGBE_WRITE_REG(hw, IXGBE_DCA_TXCTRL_82599(txq->reg_idx),
3755                                                 txctrl);
3756                                 break;
3757                 }
3758         }
3759
3760         /* Device configured with multiple TX queues. */
3761         ixgbe_dev_mq_tx_configure(dev);
3762 }
3763
3764 /*
3765  * Set up link for 82599 loopback mode Tx->Rx.
3766  */
3767 static inline void
3768 ixgbe_setup_loopback_link_82599(struct ixgbe_hw *hw)
3769 {
3770         PMD_INIT_FUNC_TRACE();
3771
3772         if (ixgbe_verify_lesm_fw_enabled_82599(hw)) {
3773                 if (hw->mac.ops.acquire_swfw_sync(hw, IXGBE_GSSR_MAC_CSR_SM) !=
3774                                 IXGBE_SUCCESS) {
3775                         PMD_INIT_LOG(ERR, "Could not enable loopback mode");
3776                         /* ignore error */
3777                         return;
3778                 }
3779         }
3780
3781         /* Restart link */
3782         IXGBE_WRITE_REG(hw,
3783                         IXGBE_AUTOC,
3784                         IXGBE_AUTOC_LMS_10G_LINK_NO_AN | IXGBE_AUTOC_FLU);
3785         ixgbe_reset_pipeline_82599(hw);
3786
3787         hw->mac.ops.release_swfw_sync(hw, IXGBE_GSSR_MAC_CSR_SM);
3788         msec_delay(50);
3789 }
3790
3791
3792 /*
3793  * Start Transmit and Receive Units.
3794  */
3795 int
3796 ixgbe_dev_rxtx_start(struct rte_eth_dev *dev)
3797 {
3798         struct ixgbe_hw     *hw;
3799         struct igb_tx_queue *txq;
3800         struct igb_rx_queue *rxq;
3801         uint32_t txdctl;
3802         uint32_t dmatxctl;
3803         uint32_t rxctrl;
3804         uint16_t i;
3805         int ret = 0;
3806
3807         PMD_INIT_FUNC_TRACE();
3808         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3809
3810         for (i = 0; i < dev->data->nb_tx_queues; i++) {
3811                 txq = dev->data->tx_queues[i];
3812                 /* Setup Transmit Threshold Registers */
3813                 txdctl = IXGBE_READ_REG(hw, IXGBE_TXDCTL(txq->reg_idx));
3814                 txdctl |= txq->pthresh & 0x7F;
3815                 txdctl |= ((txq->hthresh & 0x7F) << 8);
3816                 txdctl |= ((txq->wthresh & 0x7F) << 16);
3817                 IXGBE_WRITE_REG(hw, IXGBE_TXDCTL(txq->reg_idx), txdctl);
3818         }
3819
3820         if (hw->mac.type != ixgbe_mac_82598EB) {
3821                 dmatxctl = IXGBE_READ_REG(hw, IXGBE_DMATXCTL);
3822                 dmatxctl |= IXGBE_DMATXCTL_TE;
3823                 IXGBE_WRITE_REG(hw, IXGBE_DMATXCTL, dmatxctl);
3824         }
3825
3826         for (i = 0; i < dev->data->nb_tx_queues; i++) {
3827                 txq = dev->data->tx_queues[i];
3828                 if (!txq->tx_deferred_start) {
3829                         ret = ixgbe_dev_tx_queue_start(dev, i);
3830                         if (ret < 0)
3831                                 return ret;
3832                 }
3833         }
3834
3835         for (i = 0; i < dev->data->nb_rx_queues; i++) {
3836                 rxq = dev->data->rx_queues[i];
3837                 if (!rxq->rx_deferred_start) {
3838                         ret = ixgbe_dev_rx_queue_start(dev, i);
3839                         if (ret < 0)
3840                                 return ret;
3841                 }
3842         }
3843
3844         /* Enable Receive engine */
3845         rxctrl = IXGBE_READ_REG(hw, IXGBE_RXCTRL);
3846         if (hw->mac.type == ixgbe_mac_82598EB)
3847                 rxctrl |= IXGBE_RXCTRL_DMBYPS;
3848         rxctrl |= IXGBE_RXCTRL_RXEN;
3849         hw->mac.ops.enable_rx_dma(hw, rxctrl);
3850
3851         /* If loopback mode is enabled for 82599, set up the link accordingly */
3852         if (hw->mac.type == ixgbe_mac_82599EB &&
3853                         dev->data->dev_conf.lpbk_mode == IXGBE_LPBK_82599_TX_RX)
3854                 ixgbe_setup_loopback_link_82599(hw);
3855
3856         return 0;
3857 }
3858
3859 /*
3860  * Start Receive Units for specified queue.
3861  */
3862 int
3863 ixgbe_dev_rx_queue_start(struct rte_eth_dev *dev, uint16_t rx_queue_id)
3864 {
3865         struct ixgbe_hw     *hw;
3866         struct igb_rx_queue *rxq;
3867         uint32_t rxdctl;
3868         int poll_ms;
3869
3870         PMD_INIT_FUNC_TRACE();
3871         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3872
3873         if (rx_queue_id < dev->data->nb_rx_queues) {
3874                 rxq = dev->data->rx_queues[rx_queue_id];
3875
3876                 /* Allocate buffers for descriptor rings */
3877                 if (ixgbe_alloc_rx_queue_mbufs(rxq) != 0) {
3878                         PMD_INIT_LOG(ERR, "Could not alloc mbuf for queue:%d",
3879                                      rx_queue_id);
3880                         return -1;
3881                 }
3882                 rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(rxq->reg_idx));
3883                 rxdctl |= IXGBE_RXDCTL_ENABLE;
3884                 IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(rxq->reg_idx), rxdctl);
3885
3886                 /* Wait until RX Enable ready */
3887                 poll_ms = RTE_IXGBE_REGISTER_POLL_WAIT_10_MS;
3888                 do {
3889                         rte_delay_ms(1);
3890                         rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(rxq->reg_idx));
3891                 } while (--poll_ms && !(rxdctl & IXGBE_RXDCTL_ENABLE));
3892                 if (!poll_ms)
3893                         PMD_INIT_LOG(ERR, "Could not enable Rx Queue %d",
3894                                      rx_queue_id);
3895                 rte_wmb();
3896                 IXGBE_WRITE_REG(hw, IXGBE_RDH(rxq->reg_idx), 0);
3897                 IXGBE_WRITE_REG(hw, IXGBE_RDT(rxq->reg_idx), rxq->nb_rx_desc - 1);
3898         } else
3899                 return -1;
3900
3901         return 0;
3902 }
3903
3904 /*
3905  * Stop Receive Units for specified queue.
3906  */
3907 int
3908 ixgbe_dev_rx_queue_stop(struct rte_eth_dev *dev, uint16_t rx_queue_id)
3909 {
3910         struct ixgbe_hw     *hw;
3911         struct igb_rx_queue *rxq;
3912         uint32_t rxdctl;
3913         int poll_ms;
3914
3915         PMD_INIT_FUNC_TRACE();
3916         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3917
3918         if (rx_queue_id < dev->data->nb_rx_queues) {
3919                 rxq = dev->data->rx_queues[rx_queue_id];
3920
3921                 rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(rxq->reg_idx));
3922                 rxdctl &= ~IXGBE_RXDCTL_ENABLE;
3923                 IXGBE_WRITE_REG(hw, IXGBE_RXDCTL(rxq->reg_idx), rxdctl);
3924
3925                 /* Wait until RX Enable ready */
3926                 poll_ms = RTE_IXGBE_REGISTER_POLL_WAIT_10_MS;
3927                 do {
3928                         rte_delay_ms(1);
3929                         rxdctl = IXGBE_READ_REG(hw, IXGBE_RXDCTL(rxq->reg_idx));
3930                 } while (--poll_ms && (rxdctl | IXGBE_RXDCTL_ENABLE));
3931                 if (!poll_ms)
3932                         PMD_INIT_LOG(ERR, "Could not disable Rx Queue %d",
3933                                      rx_queue_id);
3934
3935                 rte_delay_us(RTE_IXGBE_WAIT_100_US);
3936
3937                 ixgbe_rx_queue_release_mbufs(rxq);
3938                 ixgbe_reset_rx_queue(rxq);
3939         } else
3940                 return -1;
3941
3942         return 0;
3943 }
3944
3945
3946 /*
3947  * Start Transmit Units for specified queue.
3948  */
3949 int
3950 ixgbe_dev_tx_queue_start(struct rte_eth_dev *dev, uint16_t tx_queue_id)
3951 {
3952         struct ixgbe_hw     *hw;
3953         struct igb_tx_queue *txq;
3954         uint32_t txdctl;
3955         int poll_ms;
3956
3957         PMD_INIT_FUNC_TRACE();
3958         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
3959
3960         if (tx_queue_id < dev->data->nb_tx_queues) {
3961                 txq = dev->data->tx_queues[tx_queue_id];
3962                 txdctl = IXGBE_READ_REG(hw, IXGBE_TXDCTL(txq->reg_idx));
3963                 txdctl |= IXGBE_TXDCTL_ENABLE;
3964                 IXGBE_WRITE_REG(hw, IXGBE_TXDCTL(txq->reg_idx), txdctl);
3965
3966                 /* Wait until TX Enable ready */
3967                 if (hw->mac.type == ixgbe_mac_82599EB) {
3968                         poll_ms = RTE_IXGBE_REGISTER_POLL_WAIT_10_MS;
3969                         do {
3970                                 rte_delay_ms(1);
3971                                 txdctl = IXGBE_READ_REG(hw,
3972                                         IXGBE_TXDCTL(txq->reg_idx));
3973                         } while (--poll_ms && !(txdctl & IXGBE_TXDCTL_ENABLE));
3974                         if (!poll_ms)
3975                                 PMD_INIT_LOG(ERR, "Could not enable "
3976                                              "Tx Queue %d", tx_queue_id);
3977                 }
3978                 rte_wmb();
3979                 IXGBE_WRITE_REG(hw, IXGBE_TDH(txq->reg_idx), 0);
3980                 IXGBE_WRITE_REG(hw, IXGBE_TDT(txq->reg_idx), 0);
3981         } else
3982                 return -1;
3983
3984         return 0;
3985 }
3986
3987 /*
3988  * Stop Transmit Units for specified queue.
3989  */
3990 int
3991 ixgbe_dev_tx_queue_stop(struct rte_eth_dev *dev, uint16_t tx_queue_id)
3992 {
3993         struct ixgbe_hw     *hw;
3994         struct igb_tx_queue *txq;
3995         uint32_t txdctl;
3996         uint32_t txtdh, txtdt;
3997         int poll_ms;
3998
3999         PMD_INIT_FUNC_TRACE();
4000         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
4001
4002         if (tx_queue_id < dev->data->nb_tx_queues) {
4003                 txq = dev->data->tx_queues[tx_queue_id];
4004
4005                 /* Wait until TX queue is empty */
4006                 if (hw->mac.type == ixgbe_mac_82599EB) {
4007                         poll_ms = RTE_IXGBE_REGISTER_POLL_WAIT_10_MS;
4008                         do {
4009                                 rte_delay_us(RTE_IXGBE_WAIT_100_US);
4010                                 txtdh = IXGBE_READ_REG(hw,
4011                                                 IXGBE_TDH(txq->reg_idx));
4012                                 txtdt = IXGBE_READ_REG(hw,
4013                                                 IXGBE_TDT(txq->reg_idx));
4014                         } while (--poll_ms && (txtdh != txtdt));
4015                         if (!poll_ms)
4016                                 PMD_INIT_LOG(ERR, "Tx Queue %d is not empty "
4017                                              "when stopping.", tx_queue_id);
4018                 }
4019
4020                 txdctl = IXGBE_READ_REG(hw, IXGBE_TXDCTL(txq->reg_idx));
4021                 txdctl &= ~IXGBE_TXDCTL_ENABLE;
4022                 IXGBE_WRITE_REG(hw, IXGBE_TXDCTL(txq->reg_idx), txdctl);
4023
4024                 /* Wait until TX Enable ready */
4025                 if (hw->mac.type == ixgbe_mac_82599EB) {
4026                         poll_ms = RTE_IXGBE_REGISTER_POLL_WAIT_10_MS;
4027                         do {
4028                                 rte_delay_ms(1);
4029                                 txdctl = IXGBE_READ_REG(hw,
4030                                                 IXGBE_TXDCTL(txq->reg_idx));
4031                         } while (--poll_ms && (txdctl | IXGBE_TXDCTL_ENABLE));
4032                         if (!poll_ms)
4033                                 PMD_INIT_LOG(ERR, "Could not disable "
4034                                              "Tx Queue %d", tx_queue_id);
4035                 }
4036
4037                 if (txq->ops != NULL) {
4038                         txq->ops->release_mbufs(txq);
4039                         txq->ops->reset(txq);
4040                 }
4041         } else
4042                 return -1;
4043
4044         return 0;
4045 }
4046
4047 /*
4048  * [VF] Initializes Receive Unit.
4049  */
4050 int
4051 ixgbevf_dev_rx_init(struct rte_eth_dev *dev)
4052 {
4053         struct ixgbe_hw     *hw;
4054         struct igb_rx_queue *rxq;
4055         struct rte_pktmbuf_pool_private *mbp_priv;
4056         uint64_t bus_addr;
4057         uint32_t srrctl, psrtype = 0;
4058         uint16_t buf_size;
4059         uint16_t i;
4060         int ret;
4061
4062         PMD_INIT_FUNC_TRACE();
4063         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
4064
4065         if (rte_is_power_of_2(dev->data->nb_rx_queues) == 0) {
4066                 PMD_INIT_LOG(ERR, "The number of Rx queue invalid, "
4067                         "it should be power of 2");
4068                 return -1;
4069         }
4070
4071         if (dev->data->nb_rx_queues > hw->mac.max_rx_queues) {
4072                 PMD_INIT_LOG(ERR, "The number of Rx queue invalid, "
4073                         "it should be equal to or less than %d",
4074                         hw->mac.max_rx_queues);
4075                 return -1;
4076         }
4077
4078         /*
4079          * When the VF driver issues a IXGBE_VF_RESET request, the PF driver
4080          * disables the VF receipt of packets if the PF MTU is > 1500.
4081          * This is done to deal with 82599 limitations that imposes
4082          * the PF and all VFs to share the same MTU.
4083          * Then, the PF driver enables again the VF receipt of packet when
4084          * the VF driver issues a IXGBE_VF_SET_LPE request.
4085          * In the meantime, the VF device cannot be used, even if the VF driver
4086          * and the Guest VM network stack are ready to accept packets with a
4087          * size up to the PF MTU.
4088          * As a work-around to this PF behaviour, force the call to
4089          * ixgbevf_rlpml_set_vf even if jumbo frames are not used. This way,
4090          * VF packets received can work in all cases.
4091          */
4092         ixgbevf_rlpml_set_vf(hw,
4093                 (uint16_t)dev->data->dev_conf.rxmode.max_rx_pkt_len);
4094
4095         /* Setup RX queues */
4096         dev->rx_pkt_burst = ixgbe_recv_pkts;
4097         for (i = 0; i < dev->data->nb_rx_queues; i++) {
4098                 rxq = dev->data->rx_queues[i];
4099
4100                 /* Allocate buffers for descriptor rings */
4101                 ret = ixgbe_alloc_rx_queue_mbufs(rxq);
4102                 if (ret)
4103                         return ret;
4104
4105                 /* Setup the Base and Length of the Rx Descriptor Rings */
4106                 bus_addr = rxq->rx_ring_phys_addr;
4107
4108                 IXGBE_WRITE_REG(hw, IXGBE_VFRDBAL(i),
4109                                 (uint32_t)(bus_addr & 0x00000000ffffffffULL));
4110                 IXGBE_WRITE_REG(hw, IXGBE_VFRDBAH(i),
4111                                 (uint32_t)(bus_addr >> 32));
4112                 IXGBE_WRITE_REG(hw, IXGBE_VFRDLEN(i),
4113                                 rxq->nb_rx_desc * sizeof(union ixgbe_adv_rx_desc));
4114                 IXGBE_WRITE_REG(hw, IXGBE_VFRDH(i), 0);
4115                 IXGBE_WRITE_REG(hw, IXGBE_VFRDT(i), 0);
4116
4117
4118                 /* Configure the SRRCTL register */
4119 #ifdef RTE_HEADER_SPLIT_ENABLE
4120                 /*
4121                  * Configure Header Split
4122                  */
4123                 if (dev->data->dev_conf.rxmode.header_split) {
4124                         srrctl = ((dev->data->dev_conf.rxmode.split_hdr_size <<
4125                                 IXGBE_SRRCTL_BSIZEHDRSIZE_SHIFT) &
4126                                 IXGBE_SRRCTL_BSIZEHDR_MASK);
4127                         srrctl |= IXGBE_SRRCTL_DESCTYPE_HDR_SPLIT_ALWAYS;
4128                 } else
4129 #endif
4130                         srrctl = IXGBE_SRRCTL_DESCTYPE_ADV_ONEBUF;
4131
4132                 /* Set if packets are dropped when no descriptors available */
4133                 if (rxq->drop_en)
4134                         srrctl |= IXGBE_SRRCTL_DROP_EN;
4135
4136                 /*
4137                  * Configure the RX buffer size in the BSIZEPACKET field of
4138                  * the SRRCTL register of the queue.
4139                  * The value is in 1 KB resolution. Valid values can be from
4140                  * 1 KB to 16 KB.
4141                  */
4142                 mbp_priv = rte_mempool_get_priv(rxq->mb_pool);
4143                 buf_size = (uint16_t) (mbp_priv->mbuf_data_room_size -
4144                                        RTE_PKTMBUF_HEADROOM);
4145                 srrctl |= ((buf_size >> IXGBE_SRRCTL_BSIZEPKT_SHIFT) &
4146                            IXGBE_SRRCTL_BSIZEPKT_MASK);
4147
4148                 /*
4149                  * VF modification to write virtual function SRRCTL register
4150                  */
4151                 IXGBE_WRITE_REG(hw, IXGBE_VFSRRCTL(i), srrctl);
4152
4153                 buf_size = (uint16_t) ((srrctl & IXGBE_SRRCTL_BSIZEPKT_MASK) <<
4154                                        IXGBE_SRRCTL_BSIZEPKT_SHIFT);
4155
4156                 if (dev->data->dev_conf.rxmode.enable_scatter ||
4157                     /* It adds dual VLAN length for supporting dual VLAN */
4158                     (dev->data->dev_conf.rxmode.max_rx_pkt_len +
4159                                 2 * IXGBE_VLAN_TAG_SIZE) > buf_size) {
4160                         if (!dev->data->scattered_rx)
4161                                 PMD_INIT_LOG(DEBUG, "forcing scatter mode");
4162                         dev->data->scattered_rx = 1;
4163 #ifdef RTE_IXGBE_INC_VECTOR
4164                         if (rte_is_power_of_2(rxq->nb_rx_desc))
4165                                 dev->rx_pkt_burst =
4166                                         ixgbe_recv_scattered_pkts_vec;
4167                         else
4168 #endif
4169                                 dev->rx_pkt_burst = ixgbe_recv_scattered_pkts;
4170                 }
4171         }
4172
4173 #ifdef RTE_HEADER_SPLIT_ENABLE
4174         if (dev->data->dev_conf.rxmode.header_split)
4175                 /* Must setup the PSRTYPE register */
4176                 psrtype = IXGBE_PSRTYPE_TCPHDR |
4177                         IXGBE_PSRTYPE_UDPHDR   |
4178                         IXGBE_PSRTYPE_IPV4HDR  |
4179                         IXGBE_PSRTYPE_IPV6HDR;
4180 #endif
4181
4182         /* Set RQPL for VF RSS according to max Rx queue */
4183         psrtype |= (dev->data->nb_rx_queues >> 1) <<
4184                 IXGBE_PSRTYPE_RQPL_SHIFT;
4185         IXGBE_WRITE_REG(hw, IXGBE_VFPSRTYPE, psrtype);
4186
4187         return 0;
4188 }
4189
4190 /*
4191  * [VF] Initializes Transmit Unit.
4192  */
4193 void
4194 ixgbevf_dev_tx_init(struct rte_eth_dev *dev)
4195 {
4196         struct ixgbe_hw     *hw;
4197         struct igb_tx_queue *txq;
4198         uint64_t bus_addr;
4199         uint32_t txctrl;
4200         uint16_t i;
4201
4202         PMD_INIT_FUNC_TRACE();
4203         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
4204
4205         /* Setup the Base and Length of the Tx Descriptor Rings */
4206         for (i = 0; i < dev->data->nb_tx_queues; i++) {
4207                 txq = dev->data->tx_queues[i];
4208                 bus_addr = txq->tx_ring_phys_addr;
4209                 IXGBE_WRITE_REG(hw, IXGBE_VFTDBAL(i),
4210                                 (uint32_t)(bus_addr & 0x00000000ffffffffULL));
4211                 IXGBE_WRITE_REG(hw, IXGBE_VFTDBAH(i),
4212                                 (uint32_t)(bus_addr >> 32));
4213                 IXGBE_WRITE_REG(hw, IXGBE_VFTDLEN(i),
4214                                 txq->nb_tx_desc * sizeof(union ixgbe_adv_tx_desc));
4215                 /* Setup the HW Tx Head and TX Tail descriptor pointers */
4216                 IXGBE_WRITE_REG(hw, IXGBE_VFTDH(i), 0);
4217                 IXGBE_WRITE_REG(hw, IXGBE_VFTDT(i), 0);
4218
4219                 /*
4220                  * Disable Tx Head Writeback RO bit, since this hoses
4221                  * bookkeeping if things aren't delivered in order.
4222                  */
4223                 txctrl = IXGBE_READ_REG(hw,
4224                                 IXGBE_VFDCA_TXCTRL(i));
4225                 txctrl &= ~IXGBE_DCA_TXCTRL_DESC_WRO_EN;
4226                 IXGBE_WRITE_REG(hw, IXGBE_VFDCA_TXCTRL(i),
4227                                 txctrl);
4228         }
4229 }
4230
4231 /*
4232  * [VF] Start Transmit and Receive Units.
4233  */
4234 void
4235 ixgbevf_dev_rxtx_start(struct rte_eth_dev *dev)
4236 {
4237         struct ixgbe_hw     *hw;
4238         struct igb_tx_queue *txq;
4239         struct igb_rx_queue *rxq;
4240         uint32_t txdctl;
4241         uint32_t rxdctl;
4242         uint16_t i;
4243         int poll_ms;
4244
4245         PMD_INIT_FUNC_TRACE();
4246         hw = IXGBE_DEV_PRIVATE_TO_HW(dev->data->dev_private);
4247
4248         for (i = 0; i < dev->data->nb_tx_queues; i++) {
4249                 txq = dev->data->tx_queues[i];
4250                 /* Setup Transmit Threshold Registers */
4251                 txdctl = IXGBE_READ_REG(hw, IXGBE_VFTXDCTL(i));
4252                 txdctl |= txq->pthresh & 0x7F;
4253                 txdctl |= ((txq->hthresh & 0x7F) << 8);
4254                 txdctl |= ((txq->wthresh & 0x7F) << 16);
4255                 IXGBE_WRITE_REG(hw, IXGBE_VFTXDCTL(i), txdctl);
4256         }
4257
4258         for (i = 0; i < dev->data->nb_tx_queues; i++) {
4259
4260                 txdctl = IXGBE_READ_REG(hw, IXGBE_VFTXDCTL(i));
4261                 txdctl |= IXGBE_TXDCTL_ENABLE;
4262                 IXGBE_WRITE_REG(hw, IXGBE_VFTXDCTL(i), txdctl);
4263
4264                 poll_ms = 10;
4265                 /* Wait until TX Enable ready */
4266                 do {
4267                         rte_delay_ms(1);
4268                         txdctl = IXGBE_READ_REG(hw, IXGBE_VFTXDCTL(i));
4269                 } while (--poll_ms && !(txdctl & IXGBE_TXDCTL_ENABLE));
4270                 if (!poll_ms)
4271                         PMD_INIT_LOG(ERR, "Could not enable Tx Queue %d", i);
4272         }
4273         for (i = 0; i < dev->data->nb_rx_queues; i++) {
4274
4275                 rxq = dev->data->rx_queues[i];
4276
4277                 rxdctl = IXGBE_READ_REG(hw, IXGBE_VFRXDCTL(i));
4278                 rxdctl |= IXGBE_RXDCTL_ENABLE;
4279                 IXGBE_WRITE_REG(hw, IXGBE_VFRXDCTL(i), rxdctl);
4280
4281                 /* Wait until RX Enable ready */
4282                 poll_ms = 10;
4283                 do {
4284                         rte_delay_ms(1);
4285                         rxdctl = IXGBE_READ_REG(hw, IXGBE_VFRXDCTL(i));
4286                 } while (--poll_ms && !(rxdctl & IXGBE_RXDCTL_ENABLE));
4287                 if (!poll_ms)
4288                         PMD_INIT_LOG(ERR, "Could not enable Rx Queue %d", i);
4289                 rte_wmb();
4290                 IXGBE_WRITE_REG(hw, IXGBE_VFRDT(i), rxq->nb_rx_desc - 1);
4291
4292         }
4293 }