9d336ef14d805a9855355e479cc0332e34b0c67b
[dpdk.git] / drivers / net / ixgbe / ixgbe_ethdev.h
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2010-2016 Intel Corporation. All rights reserved.
5  *   All rights reserved.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of Intel Corporation nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #ifndef _IXGBE_ETHDEV_H_
35 #define _IXGBE_ETHDEV_H_
36 #include "base/ixgbe_type.h"
37 #include "base/ixgbe_dcb.h"
38 #include "base/ixgbe_dcb_82599.h"
39 #include "base/ixgbe_dcb_82598.h"
40 #include "ixgbe_bypass.h"
41 #ifdef RTE_LIBRTE_SECURITY
42 #include "ixgbe_ipsec.h"
43 #endif
44 #include <rte_time.h>
45 #include <rte_hash.h>
46 #include <rte_pci.h>
47 #include <rte_tm_driver.h>
48
49 /* need update link, bit flag */
50 #define IXGBE_FLAG_NEED_LINK_UPDATE (uint32_t)(1 << 0)
51 #define IXGBE_FLAG_MAILBOX          (uint32_t)(1 << 1)
52 #define IXGBE_FLAG_PHY_INTERRUPT    (uint32_t)(1 << 2)
53 #define IXGBE_FLAG_MACSEC           (uint32_t)(1 << 3)
54 #define IXGBE_FLAG_NEED_LINK_CONFIG (uint32_t)(1 << 4)
55
56 /*
57  * Defines that were not part of ixgbe_type.h as they are not used by the
58  * FreeBSD driver.
59  */
60 #define IXGBE_ADVTXD_MAC_1588       0x00080000 /* IEEE1588 Timestamp packet */
61 #define IXGBE_RXD_STAT_TMST         0x10000    /* Timestamped Packet indication */
62 #define IXGBE_ADVTXD_TUCMD_L4T_RSV  0x00001800 /* L4 Packet TYPE, resvd  */
63 #define IXGBE_RXDADV_ERR_CKSUM_BIT  30
64 #define IXGBE_RXDADV_ERR_CKSUM_MSK  3
65 #define IXGBE_ADVTXD_MACLEN_SHIFT   9          /* Bit shift for l2_len */
66 #define IXGBE_NB_STAT_MAPPING_REGS  32
67 #define IXGBE_EXTENDED_VLAN       (uint32_t)(1 << 26) /* EXTENDED VLAN ENABLE */
68 #define IXGBE_VFTA_SIZE 128
69 #define IXGBE_VLAN_TAG_SIZE 4
70 #define IXGBE_MAX_RX_QUEUE_NUM  128
71 #define IXGBE_MAX_INTR_QUEUE_NUM        15
72 #define IXGBE_VMDQ_DCB_NB_QUEUES     IXGBE_MAX_RX_QUEUE_NUM
73 #define IXGBE_DCB_NB_QUEUES          IXGBE_MAX_RX_QUEUE_NUM
74 #define IXGBE_NONE_MODE_TX_NB_QUEUES 64
75
76 #ifndef NBBY
77 #define NBBY    8       /* number of bits in a byte */
78 #endif
79 #define IXGBE_HWSTRIP_BITMAP_SIZE (IXGBE_MAX_RX_QUEUE_NUM / (sizeof(uint32_t) * NBBY))
80
81 /* EITR Interval is in 2048ns uinits for 1G and 10G link */
82 #define IXGBE_EITR_INTERVAL_UNIT_NS     2048
83 #define IXGBE_EITR_ITR_INT_SHIFT       3
84 #define IXGBE_EITR_INTERVAL_US(us) \
85         (((us) * 1000 / IXGBE_EITR_INTERVAL_UNIT_NS << IXGBE_EITR_ITR_INT_SHIFT) & \
86                 IXGBE_EITR_ITR_INT_MASK)
87
88
89 /* Loopback operation modes */
90 /* 82599 specific loopback operation types */
91 #define IXGBE_LPBK_82599_NONE   0x0 /* Default value. Loopback is disabled. */
92 #define IXGBE_LPBK_82599_TX_RX  0x1 /* Tx->Rx loopback operation is enabled. */
93
94 #define IXGBE_MAX_JUMBO_FRAME_SIZE      0x2600 /* Maximum Jumbo frame size. */
95
96 #define IXGBE_RTTBCNRC_RF_INT_MASK_BASE 0x000003FF
97 #define IXGBE_RTTBCNRC_RF_INT_MASK_M \
98         (IXGBE_RTTBCNRC_RF_INT_MASK_BASE << IXGBE_RTTBCNRC_RF_INT_SHIFT)
99
100 #define IXGBE_MAX_QUEUE_NUM_PER_VF  8
101
102 #define IXGBE_SYN_FILTER_ENABLE         0x00000001 /* syn filter enable field */
103 #define IXGBE_SYN_FILTER_QUEUE          0x000000FE /* syn filter queue field */
104 #define IXGBE_SYN_FILTER_QUEUE_SHIFT    1          /* syn filter queue field shift */
105 #define IXGBE_SYN_FILTER_SYNQFP         0x80000000 /* syn filter SYNQFP */
106
107 #define IXGBE_ETQF_UP                   0x00070000 /* ethertype filter priority field */
108 #define IXGBE_ETQF_SHIFT                16
109 #define IXGBE_ETQF_UP_EN                0x00080000
110 #define IXGBE_ETQF_ETHERTYPE            0x0000FFFF /* ethertype filter ethertype field */
111 #define IXGBE_ETQF_MAX_PRI              7
112
113 #define IXGBE_SDPQF_DSTPORT             0xFFFF0000 /* dst port field */
114 #define IXGBE_SDPQF_DSTPORT_SHIFT       16         /* dst port field shift */
115 #define IXGBE_SDPQF_SRCPORT             0x0000FFFF /* src port field */
116
117 #define IXGBE_L34T_IMIR_SIZE_BP         0x00001000
118 #define IXGBE_L34T_IMIR_RESERVE         0x00080000 /* bit 13 to 19 must be set to 1000000b. */
119 #define IXGBE_L34T_IMIR_LLI             0x00100000
120 #define IXGBE_L34T_IMIR_QUEUE           0x0FE00000
121 #define IXGBE_L34T_IMIR_QUEUE_SHIFT     21
122 #define IXGBE_5TUPLE_MAX_PRI            7
123 #define IXGBE_5TUPLE_MIN_PRI            1
124
125 #define IXGBE_RSS_OFFLOAD_ALL ( \
126         ETH_RSS_IPV4 | \
127         ETH_RSS_NONFRAG_IPV4_TCP | \
128         ETH_RSS_NONFRAG_IPV4_UDP | \
129         ETH_RSS_IPV6 | \
130         ETH_RSS_NONFRAG_IPV6_TCP | \
131         ETH_RSS_NONFRAG_IPV6_UDP | \
132         ETH_RSS_IPV6_EX | \
133         ETH_RSS_IPV6_TCP_EX | \
134         ETH_RSS_IPV6_UDP_EX)
135
136 #define IXGBE_VF_IRQ_ENABLE_MASK        3          /* vf irq enable mask */
137 #define IXGBE_VF_MAXMSIVECTOR           1
138
139 #define IXGBE_MISC_VEC_ID               RTE_INTR_VEC_ZERO_OFFSET
140 #define IXGBE_RX_VEC_START              RTE_INTR_VEC_RXTX_OFFSET
141
142 #define IXGBE_SECTX_MINSECIFG_MASK      0x0000000F
143
144 #define IXGBE_MACSEC_PNTHRSH            0xFFFFFE00
145
146 #define IXGBE_MAX_FDIR_FILTER_NUM       (1024 * 32)
147 #define IXGBE_MAX_L2_TN_FILTER_NUM      128
148
149 #define MAC_TYPE_FILTER_SUP_EXT(type)    do {\
150         if ((type) != ixgbe_mac_82599EB && (type) != ixgbe_mac_X540)\
151                 return -ENOTSUP;\
152 } while (0)
153
154 #define MAC_TYPE_FILTER_SUP(type)    do {\
155         if ((type) != ixgbe_mac_82599EB && (type) != ixgbe_mac_X540 &&\
156                 (type) != ixgbe_mac_X550 && (type) != ixgbe_mac_X550EM_x &&\
157                 (type) != ixgbe_mac_X550EM_a)\
158                 return -ENOTSUP;\
159 } while (0)
160
161 /* Link speed for X550 auto negotiation */
162 #define IXGBE_LINK_SPEED_X550_AUTONEG   (IXGBE_LINK_SPEED_100_FULL | \
163                                          IXGBE_LINK_SPEED_1GB_FULL | \
164                                          IXGBE_LINK_SPEED_2_5GB_FULL | \
165                                          IXGBE_LINK_SPEED_5GB_FULL | \
166                                          IXGBE_LINK_SPEED_10GB_FULL)
167
168 /*
169  * Information about the fdir mode.
170  */
171 struct ixgbe_hw_fdir_mask {
172         uint16_t vlan_tci_mask;
173         uint32_t src_ipv4_mask;
174         uint32_t dst_ipv4_mask;
175         uint16_t src_ipv6_mask;
176         uint16_t dst_ipv6_mask;
177         uint16_t src_port_mask;
178         uint16_t dst_port_mask;
179         uint16_t flex_bytes_mask;
180         uint8_t  mac_addr_byte_mask;
181         uint32_t tunnel_id_mask;
182         uint8_t  tunnel_type_mask;
183 };
184
185 struct ixgbe_fdir_filter {
186         TAILQ_ENTRY(ixgbe_fdir_filter) entries;
187         union ixgbe_atr_input ixgbe_fdir; /* key of fdir filter*/
188         uint32_t fdirflags; /* drop or forward */
189         uint32_t fdirhash; /* hash value for fdir */
190         uint8_t queue; /* assigned rx queue */
191 };
192
193 /* list of fdir filters */
194 TAILQ_HEAD(ixgbe_fdir_filter_list, ixgbe_fdir_filter);
195
196 struct ixgbe_fdir_rule {
197         struct ixgbe_hw_fdir_mask mask;
198         union ixgbe_atr_input ixgbe_fdir; /* key of fdir filter*/
199         bool b_spec; /* If TRUE, ixgbe_fdir, fdirflags, queue have meaning. */
200         bool b_mask; /* If TRUE, mask has meaning. */
201         enum rte_fdir_mode mode; /* IP, MAC VLAN, Tunnel */
202         uint32_t fdirflags; /* drop or forward */
203         uint32_t soft_id; /* an unique value for this rule */
204         uint8_t queue; /* assigned rx queue */
205         uint8_t flex_bytes_offset;
206 };
207
208 struct ixgbe_hw_fdir_info {
209         struct ixgbe_hw_fdir_mask mask;
210         uint8_t     flex_bytes_offset;
211         uint16_t    collision;
212         uint16_t    free;
213         uint16_t    maxhash;
214         uint8_t     maxlen;
215         uint64_t    add;
216         uint64_t    remove;
217         uint64_t    f_add;
218         uint64_t    f_remove;
219         struct ixgbe_fdir_filter_list fdir_list; /* filter list*/
220         /* store the pointers of the filters, index is the hash value. */
221         struct ixgbe_fdir_filter **hash_map;
222         struct rte_hash *hash_handle; /* cuckoo hash handler */
223         bool mask_added; /* If already got mask from consistent filter */
224 };
225
226 /* structure for interrupt relative data */
227 struct ixgbe_interrupt {
228         uint32_t flags;
229         uint32_t mask;
230         /*to save original mask during delayed handler */
231         uint32_t mask_original;
232 };
233
234 struct ixgbe_stat_mapping_registers {
235         uint32_t tqsm[IXGBE_NB_STAT_MAPPING_REGS];
236         uint32_t rqsmr[IXGBE_NB_STAT_MAPPING_REGS];
237 };
238
239 struct ixgbe_vfta {
240         uint32_t vfta[IXGBE_VFTA_SIZE];
241 };
242
243 struct ixgbe_hwstrip {
244         uint32_t bitmap[IXGBE_HWSTRIP_BITMAP_SIZE];
245 };
246
247 /*
248  * VF data which used by PF host only
249  */
250 #define IXGBE_MAX_VF_MC_ENTRIES         30
251 #define IXGBE_MAX_MR_RULE_ENTRIES       4 /* number of mirroring rules supported */
252 #define IXGBE_MAX_UTA                   128
253
254 struct ixgbe_uta_info {
255         uint8_t  uc_filter_type;
256         uint16_t uta_in_use;
257         uint32_t uta_shadow[IXGBE_MAX_UTA];
258 };
259
260 #define IXGBE_MAX_MIRROR_RULES 4  /* Maximum nb. of mirror rules. */
261
262 struct ixgbe_mirror_info {
263         struct rte_eth_mirror_conf mr_conf[IXGBE_MAX_MIRROR_RULES];
264         /**< store PF mirror rules configuration*/
265 };
266
267 struct ixgbe_vf_info {
268         uint8_t vf_mac_addresses[ETHER_ADDR_LEN];
269         uint16_t vf_mc_hashes[IXGBE_MAX_VF_MC_ENTRIES];
270         uint16_t num_vf_mc_hashes;
271         uint16_t default_vf_vlan_id;
272         uint16_t vlans_enabled;
273         bool clear_to_send;
274         uint16_t tx_rate[IXGBE_MAX_QUEUE_NUM_PER_VF];
275         uint16_t vlan_count;
276         uint8_t spoofchk_enabled;
277         uint8_t api_version;
278 };
279
280 /*
281  *  Possible l4type of 5tuple filters.
282  */
283 enum ixgbe_5tuple_protocol {
284         IXGBE_FILTER_PROTOCOL_TCP = 0,
285         IXGBE_FILTER_PROTOCOL_UDP,
286         IXGBE_FILTER_PROTOCOL_SCTP,
287         IXGBE_FILTER_PROTOCOL_NONE,
288 };
289
290 TAILQ_HEAD(ixgbe_5tuple_filter_list, ixgbe_5tuple_filter);
291
292 struct ixgbe_5tuple_filter_info {
293         uint32_t dst_ip;
294         uint32_t src_ip;
295         uint16_t dst_port;
296         uint16_t src_port;
297         enum ixgbe_5tuple_protocol proto;        /* l4 protocol. */
298         uint8_t priority;        /* seven levels (001b-111b), 111b is highest,
299                                       used when more than one filter matches. */
300         uint8_t dst_ip_mask:1,   /* if mask is 1b, do not compare dst ip. */
301                 src_ip_mask:1,   /* if mask is 1b, do not compare src ip. */
302                 dst_port_mask:1, /* if mask is 1b, do not compare dst port. */
303                 src_port_mask:1, /* if mask is 1b, do not compare src port. */
304                 proto_mask:1;    /* if mask is 1b, do not compare protocol. */
305 };
306
307 /* 5tuple filter structure */
308 struct ixgbe_5tuple_filter {
309         TAILQ_ENTRY(ixgbe_5tuple_filter) entries;
310         uint16_t index;       /* the index of 5tuple filter */
311         struct ixgbe_5tuple_filter_info filter_info;
312         uint16_t queue;       /* rx queue assigned to */
313 };
314
315 #define IXGBE_5TUPLE_ARRAY_SIZE \
316         (RTE_ALIGN(IXGBE_MAX_FTQF_FILTERS, (sizeof(uint32_t) * NBBY)) / \
317          (sizeof(uint32_t) * NBBY))
318
319 struct ixgbe_ethertype_filter {
320         uint16_t ethertype;
321         uint32_t etqf;
322         uint32_t etqs;
323         /**
324          * If this filter is added by configuration,
325          * it should not be removed.
326          */
327         bool     conf;
328 };
329
330 /*
331  * Structure to store filters' info.
332  */
333 struct ixgbe_filter_info {
334         uint8_t ethertype_mask;  /* Bit mask for every used ethertype filter */
335         /* store used ethertype filters*/
336         struct ixgbe_ethertype_filter ethertype_filters[IXGBE_MAX_ETQF_FILTERS];
337         /* Bit mask for every used 5tuple filter */
338         uint32_t fivetuple_mask[IXGBE_5TUPLE_ARRAY_SIZE];
339         struct ixgbe_5tuple_filter_list fivetuple_list;
340         /* store the SYN filter info */
341         uint32_t syn_info;
342 };
343
344 struct ixgbe_l2_tn_key {
345         enum rte_eth_tunnel_type          l2_tn_type;
346         uint32_t                          tn_id;
347 };
348
349 struct ixgbe_l2_tn_filter {
350         TAILQ_ENTRY(ixgbe_l2_tn_filter)    entries;
351         struct ixgbe_l2_tn_key             key;
352         uint32_t                           pool;
353 };
354
355 TAILQ_HEAD(ixgbe_l2_tn_filter_list, ixgbe_l2_tn_filter);
356
357 struct ixgbe_l2_tn_info {
358         struct ixgbe_l2_tn_filter_list      l2_tn_list;
359         struct ixgbe_l2_tn_filter         **hash_map;
360         struct rte_hash                    *hash_handle;
361         bool e_tag_en; /* e-tag enabled */
362         bool e_tag_fwd_en; /* e-tag based forwarding enabled */
363         bool e_tag_ether_type; /* ether type for e-tag */
364 };
365
366 struct rte_flow {
367         enum rte_filter_type filter_type;
368         void *rule;
369 };
370
371 /*
372  * Statistics counters collected by the MACsec
373  */
374 struct ixgbe_macsec_stats {
375         /* TX port statistics */
376         uint64_t out_pkts_untagged;
377         uint64_t out_pkts_encrypted;
378         uint64_t out_pkts_protected;
379         uint64_t out_octets_encrypted;
380         uint64_t out_octets_protected;
381
382         /* RX port statistics */
383         uint64_t in_pkts_untagged;
384         uint64_t in_pkts_badtag;
385         uint64_t in_pkts_nosci;
386         uint64_t in_pkts_unknownsci;
387         uint64_t in_octets_decrypted;
388         uint64_t in_octets_validated;
389
390         /* RX SC statistics */
391         uint64_t in_pkts_unchecked;
392         uint64_t in_pkts_delayed;
393         uint64_t in_pkts_late;
394
395         /* RX SA statistics */
396         uint64_t in_pkts_ok;
397         uint64_t in_pkts_invalid;
398         uint64_t in_pkts_notvalid;
399         uint64_t in_pkts_unusedsa;
400         uint64_t in_pkts_notusingsa;
401 };
402
403 /* The configuration of bandwidth */
404 struct ixgbe_bw_conf {
405         uint8_t tc_num; /* Number of TCs. */
406 };
407
408 /* Struct to store Traffic Manager shaper profile. */
409 struct ixgbe_tm_shaper_profile {
410         TAILQ_ENTRY(ixgbe_tm_shaper_profile) node;
411         uint32_t shaper_profile_id;
412         uint32_t reference_count;
413         struct rte_tm_shaper_params profile;
414 };
415
416 TAILQ_HEAD(ixgbe_shaper_profile_list, ixgbe_tm_shaper_profile);
417
418 /* node type of Traffic Manager */
419 enum ixgbe_tm_node_type {
420         IXGBE_TM_NODE_TYPE_PORT,
421         IXGBE_TM_NODE_TYPE_TC,
422         IXGBE_TM_NODE_TYPE_QUEUE,
423         IXGBE_TM_NODE_TYPE_MAX,
424 };
425
426 /* Struct to store Traffic Manager node configuration. */
427 struct ixgbe_tm_node {
428         TAILQ_ENTRY(ixgbe_tm_node) node;
429         uint32_t id;
430         uint32_t priority;
431         uint32_t weight;
432         uint32_t reference_count;
433         uint16_t no;
434         struct ixgbe_tm_node *parent;
435         struct ixgbe_tm_shaper_profile *shaper_profile;
436         struct rte_tm_node_params params;
437 };
438
439 TAILQ_HEAD(ixgbe_tm_node_list, ixgbe_tm_node);
440
441 /* The configuration of Traffic Manager */
442 struct ixgbe_tm_conf {
443         struct ixgbe_shaper_profile_list shaper_profile_list;
444         struct ixgbe_tm_node *root; /* root node - port */
445         struct ixgbe_tm_node_list tc_list; /* node list for all the TCs */
446         struct ixgbe_tm_node_list queue_list; /* node list for all the queues */
447         /**
448          * The number of added TC nodes.
449          * It should be no more than the TC number of this port.
450          */
451         uint32_t nb_tc_node;
452         /**
453          * The number of added queue nodes.
454          * It should be no more than the queue number of this port.
455          */
456         uint32_t nb_queue_node;
457         /**
458          * This flag is used to check if APP can change the TM node
459          * configuration.
460          * When it's true, means the configuration is applied to HW,
461          * APP should not change the configuration.
462          * As we don't support on-the-fly configuration, when starting
463          * the port, APP should call the hierarchy_commit API to set this
464          * flag to true. When stopping the port, this flag should be set
465          * to false.
466          */
467         bool committed;
468 };
469
470 /*
471  * Structure to store private data for each driver instance (for each port).
472  */
473 struct ixgbe_adapter {
474         struct ixgbe_hw             hw;
475         struct ixgbe_hw_stats       stats;
476         struct ixgbe_macsec_stats   macsec_stats;
477         struct ixgbe_hw_fdir_info   fdir;
478         struct ixgbe_interrupt      intr;
479         struct ixgbe_stat_mapping_registers stat_mappings;
480         struct ixgbe_vfta           shadow_vfta;
481         struct ixgbe_hwstrip            hwstrip;
482         struct ixgbe_dcb_config     dcb_config;
483         struct ixgbe_mirror_info    mr_data;
484         struct ixgbe_vf_info        *vfdata;
485         struct ixgbe_uta_info       uta_info;
486 #ifdef RTE_LIBRTE_IXGBE_BYPASS
487         struct ixgbe_bypass_info    bps;
488 #endif /* RTE_LIBRTE_IXGBE_BYPASS */
489         struct ixgbe_filter_info    filter;
490         struct ixgbe_l2_tn_info     l2_tn;
491         struct ixgbe_bw_conf        bw_conf;
492 #ifdef RTE_LIBRTE_SECURITY
493         struct ixgbe_ipsec          ipsec;
494 #endif
495         bool rx_bulk_alloc_allowed;
496         bool rx_vec_allowed;
497         struct rte_timecounter      systime_tc;
498         struct rte_timecounter      rx_tstamp_tc;
499         struct rte_timecounter      tx_tstamp_tc;
500         struct ixgbe_tm_conf        tm_conf;
501 };
502
503 #define IXGBE_DEV_PRIVATE_TO_HW(adapter)\
504         (&((struct ixgbe_adapter *)adapter)->hw)
505
506 #define IXGBE_DEV_PRIVATE_TO_STATS(adapter) \
507         (&((struct ixgbe_adapter *)adapter)->stats)
508
509 #define IXGBE_DEV_PRIVATE_TO_MACSEC_STATS(adapter) \
510         (&((struct ixgbe_adapter *)adapter)->macsec_stats)
511
512 #define IXGBE_DEV_PRIVATE_TO_INTR(adapter) \
513         (&((struct ixgbe_adapter *)adapter)->intr)
514
515 #define IXGBE_DEV_PRIVATE_TO_FDIR_INFO(adapter) \
516         (&((struct ixgbe_adapter *)adapter)->fdir)
517
518 #define IXGBE_DEV_PRIVATE_TO_STAT_MAPPINGS(adapter) \
519         (&((struct ixgbe_adapter *)adapter)->stat_mappings)
520
521 #define IXGBE_DEV_PRIVATE_TO_VFTA(adapter) \
522         (&((struct ixgbe_adapter *)adapter)->shadow_vfta)
523
524 #define IXGBE_DEV_PRIVATE_TO_HWSTRIP_BITMAP(adapter) \
525         (&((struct ixgbe_adapter *)adapter)->hwstrip)
526
527 #define IXGBE_DEV_PRIVATE_TO_DCB_CFG(adapter) \
528         (&((struct ixgbe_adapter *)adapter)->dcb_config)
529
530 #define IXGBE_DEV_PRIVATE_TO_P_VFDATA(adapter) \
531         (&((struct ixgbe_adapter *)adapter)->vfdata)
532
533 #define IXGBE_DEV_PRIVATE_TO_PFDATA(adapter) \
534         (&((struct ixgbe_adapter *)adapter)->mr_data)
535
536 #define IXGBE_DEV_PRIVATE_TO_UTA(adapter) \
537         (&((struct ixgbe_adapter *)adapter)->uta_info)
538
539 #define IXGBE_DEV_PRIVATE_TO_FILTER_INFO(adapter) \
540         (&((struct ixgbe_adapter *)adapter)->filter)
541
542 #define IXGBE_DEV_PRIVATE_TO_L2_TN_INFO(adapter) \
543         (&((struct ixgbe_adapter *)adapter)->l2_tn)
544
545 #define IXGBE_DEV_PRIVATE_TO_BW_CONF(adapter) \
546         (&((struct ixgbe_adapter *)adapter)->bw_conf)
547
548 #define IXGBE_DEV_PRIVATE_TO_TM_CONF(adapter) \
549         (&((struct ixgbe_adapter *)adapter)->tm_conf)
550
551 #define IXGBE_DEV_PRIVATE_TO_IPSEC(adapter)\
552         (&((struct ixgbe_adapter *)adapter)->ipsec)
553
554 /*
555  * RX/TX function prototypes
556  */
557 void ixgbe_dev_clear_queues(struct rte_eth_dev *dev);
558
559 void ixgbe_dev_free_queues(struct rte_eth_dev *dev);
560
561 void ixgbe_dev_rx_queue_release(void *rxq);
562
563 void ixgbe_dev_tx_queue_release(void *txq);
564
565 int  ixgbe_dev_rx_queue_setup(struct rte_eth_dev *dev, uint16_t rx_queue_id,
566                 uint16_t nb_rx_desc, unsigned int socket_id,
567                 const struct rte_eth_rxconf *rx_conf,
568                 struct rte_mempool *mb_pool);
569
570 int  ixgbe_dev_tx_queue_setup(struct rte_eth_dev *dev, uint16_t tx_queue_id,
571                 uint16_t nb_tx_desc, unsigned int socket_id,
572                 const struct rte_eth_txconf *tx_conf);
573
574 uint32_t ixgbe_dev_rx_queue_count(struct rte_eth_dev *dev,
575                 uint16_t rx_queue_id);
576
577 int ixgbe_dev_rx_descriptor_done(void *rx_queue, uint16_t offset);
578
579 int ixgbe_dev_rx_descriptor_status(void *rx_queue, uint16_t offset);
580 int ixgbe_dev_tx_descriptor_status(void *tx_queue, uint16_t offset);
581
582 int ixgbe_dev_rx_init(struct rte_eth_dev *dev);
583
584 void ixgbe_dev_tx_init(struct rte_eth_dev *dev);
585
586 int ixgbe_dev_rxtx_start(struct rte_eth_dev *dev);
587
588 int ixgbe_dev_rx_queue_start(struct rte_eth_dev *dev, uint16_t rx_queue_id);
589
590 int ixgbe_dev_rx_queue_stop(struct rte_eth_dev *dev, uint16_t rx_queue_id);
591
592 int ixgbe_dev_tx_queue_start(struct rte_eth_dev *dev, uint16_t tx_queue_id);
593
594 int ixgbe_dev_tx_queue_stop(struct rte_eth_dev *dev, uint16_t tx_queue_id);
595
596 void ixgbe_rxq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
597         struct rte_eth_rxq_info *qinfo);
598
599 void ixgbe_txq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
600         struct rte_eth_txq_info *qinfo);
601
602 int ixgbevf_dev_rx_init(struct rte_eth_dev *dev);
603
604 void ixgbevf_dev_tx_init(struct rte_eth_dev *dev);
605
606 void ixgbevf_dev_rxtx_start(struct rte_eth_dev *dev);
607
608 uint16_t ixgbe_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
609                 uint16_t nb_pkts);
610
611 uint16_t ixgbe_recv_pkts_bulk_alloc(void *rx_queue, struct rte_mbuf **rx_pkts,
612                                     uint16_t nb_pkts);
613
614 uint16_t ixgbe_recv_pkts_lro_single_alloc(void *rx_queue,
615                 struct rte_mbuf **rx_pkts, uint16_t nb_pkts);
616 uint16_t ixgbe_recv_pkts_lro_bulk_alloc(void *rx_queue,
617                 struct rte_mbuf **rx_pkts, uint16_t nb_pkts);
618
619 uint16_t ixgbe_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
620                 uint16_t nb_pkts);
621
622 uint16_t ixgbe_xmit_pkts_simple(void *tx_queue, struct rte_mbuf **tx_pkts,
623                 uint16_t nb_pkts);
624
625 uint16_t ixgbe_prep_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
626                 uint16_t nb_pkts);
627
628 int ixgbe_dev_rss_hash_update(struct rte_eth_dev *dev,
629                               struct rte_eth_rss_conf *rss_conf);
630
631 int ixgbe_dev_rss_hash_conf_get(struct rte_eth_dev *dev,
632                                 struct rte_eth_rss_conf *rss_conf);
633
634 uint16_t ixgbe_reta_size_get(enum ixgbe_mac_type mac_type);
635
636 uint32_t ixgbe_reta_reg_get(enum ixgbe_mac_type mac_type, uint16_t reta_idx);
637
638 uint32_t ixgbe_mrqc_reg_get(enum ixgbe_mac_type mac_type);
639
640 uint32_t ixgbe_rssrk_reg_get(enum ixgbe_mac_type mac_type, uint8_t i);
641
642 bool ixgbe_rss_update_sp(enum ixgbe_mac_type mac_type);
643
644 int ixgbe_add_del_ntuple_filter(struct rte_eth_dev *dev,
645                         struct rte_eth_ntuple_filter *filter,
646                         bool add);
647 int ixgbe_add_del_ethertype_filter(struct rte_eth_dev *dev,
648                         struct rte_eth_ethertype_filter *filter,
649                         bool add);
650 int ixgbe_syn_filter_set(struct rte_eth_dev *dev,
651                         struct rte_eth_syn_filter *filter,
652                         bool add);
653 int
654 ixgbe_dev_l2_tunnel_filter_add(struct rte_eth_dev *dev,
655                                struct rte_eth_l2_tunnel_conf *l2_tunnel,
656                                bool restore);
657 int
658 ixgbe_dev_l2_tunnel_filter_del(struct rte_eth_dev *dev,
659                                struct rte_eth_l2_tunnel_conf *l2_tunnel);
660 void ixgbe_filterlist_init(void);
661 void ixgbe_filterlist_flush(void);
662 /*
663  * Flow director function prototypes
664  */
665 int ixgbe_fdir_configure(struct rte_eth_dev *dev);
666 int ixgbe_fdir_set_input_mask(struct rte_eth_dev *dev);
667 int ixgbe_fdir_set_flexbytes_offset(struct rte_eth_dev *dev,
668                                     uint16_t offset);
669 int ixgbe_fdir_filter_program(struct rte_eth_dev *dev,
670                               struct ixgbe_fdir_rule *rule,
671                               bool del, bool update);
672
673 void ixgbe_configure_dcb(struct rte_eth_dev *dev);
674
675 /*
676  * misc function prototypes
677  */
678 void ixgbe_vlan_hw_filter_enable(struct rte_eth_dev *dev);
679
680 void ixgbe_vlan_hw_filter_disable(struct rte_eth_dev *dev);
681
682 void ixgbe_vlan_hw_strip_enable_all(struct rte_eth_dev *dev);
683
684 void ixgbe_vlan_hw_strip_disable_all(struct rte_eth_dev *dev);
685
686 void ixgbe_pf_host_init(struct rte_eth_dev *eth_dev);
687
688 void ixgbe_pf_host_uninit(struct rte_eth_dev *eth_dev);
689
690 void ixgbe_pf_mbx_process(struct rte_eth_dev *eth_dev);
691
692 int ixgbe_pf_host_configure(struct rte_eth_dev *eth_dev);
693
694 uint32_t ixgbe_convert_vm_rx_mask_to_val(uint16_t rx_mask, uint32_t orig_val);
695
696 int ixgbe_fdir_ctrl_func(struct rte_eth_dev *dev,
697                         enum rte_filter_op filter_op, void *arg);
698 void ixgbe_fdir_filter_restore(struct rte_eth_dev *dev);
699 int ixgbe_clear_all_fdir_filter(struct rte_eth_dev *dev);
700
701 extern const struct rte_flow_ops ixgbe_flow_ops;
702
703 void ixgbe_clear_all_ethertype_filter(struct rte_eth_dev *dev);
704 void ixgbe_clear_all_ntuple_filter(struct rte_eth_dev *dev);
705 void ixgbe_clear_syn_filter(struct rte_eth_dev *dev);
706 int ixgbe_clear_all_l2_tn_filter(struct rte_eth_dev *dev);
707
708 int ixgbe_disable_sec_tx_path_generic(struct ixgbe_hw *hw);
709
710 int ixgbe_enable_sec_tx_path_generic(struct ixgbe_hw *hw);
711
712 int ixgbe_vt_check(struct ixgbe_hw *hw);
713 int ixgbe_set_vf_rate_limit(struct rte_eth_dev *dev, uint16_t vf,
714                             uint16_t tx_rate, uint64_t q_msk);
715 bool is_ixgbe_supported(struct rte_eth_dev *dev);
716 int ixgbe_tm_ops_get(struct rte_eth_dev *dev, void *ops);
717 void ixgbe_tm_conf_init(struct rte_eth_dev *dev);
718 void ixgbe_tm_conf_uninit(struct rte_eth_dev *dev);
719 int ixgbe_set_queue_rate_limit(struct rte_eth_dev *dev, uint16_t queue_idx,
720                                uint16_t tx_rate);
721
722 static inline int
723 ixgbe_ethertype_filter_lookup(struct ixgbe_filter_info *filter_info,
724                               uint16_t ethertype)
725 {
726         int i;
727
728         for (i = 0; i < IXGBE_MAX_ETQF_FILTERS; i++) {
729                 if (filter_info->ethertype_filters[i].ethertype == ethertype &&
730                     (filter_info->ethertype_mask & (1 << i)))
731                         return i;
732         }
733         return -1;
734 }
735
736 static inline int
737 ixgbe_ethertype_filter_insert(struct ixgbe_filter_info *filter_info,
738                               struct ixgbe_ethertype_filter *ethertype_filter)
739 {
740         int i;
741
742         for (i = 0; i < IXGBE_MAX_ETQF_FILTERS; i++) {
743                 if (!(filter_info->ethertype_mask & (1 << i))) {
744                         filter_info->ethertype_mask |= 1 << i;
745                         filter_info->ethertype_filters[i].ethertype =
746                                 ethertype_filter->ethertype;
747                         filter_info->ethertype_filters[i].etqf =
748                                 ethertype_filter->etqf;
749                         filter_info->ethertype_filters[i].etqs =
750                                 ethertype_filter->etqs;
751                         filter_info->ethertype_filters[i].conf =
752                                 ethertype_filter->conf;
753                         return i;
754                 }
755         }
756         return -1;
757 }
758
759 static inline int
760 ixgbe_ethertype_filter_remove(struct ixgbe_filter_info *filter_info,
761                               uint8_t idx)
762 {
763         if (idx >= IXGBE_MAX_ETQF_FILTERS)
764                 return -1;
765         filter_info->ethertype_mask &= ~(1 << idx);
766         filter_info->ethertype_filters[idx].ethertype = 0;
767         filter_info->ethertype_filters[idx].etqf = 0;
768         filter_info->ethertype_filters[idx].etqs = 0;
769         filter_info->ethertype_filters[idx].etqs = FALSE;
770         return idx;
771 }
772
773 #endif /* _IXGBE_ETHDEV_H_ */